首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> pcie express xmc

pcie express xmc 文章 进入pcie express xmc技术社区

PCIE 3.0 的接收机物理层测试方案

  • 一、接收机测试及环回工作模式(Loopback ) 随着信号速率的不断提升,只对高速信号的发送端物理层测试已经不能够完全反应系统的特性,因此接收机测试也已成为了高速信号的必测项目,尤其是对于信号速率高于5Gbps 以
  • 关键字: PCIE  3.0  接收机  测试方案    

PCIE 3.0的动态均衡测试挑战

  • 一、PCIE 3.0中使用的动态均衡概念因为PCIE 3.0信号的速率可以达到8Gb/s,而且链路通道走线也可能会很长,这可能会导致高速信号衰减过大,在接收端无法得到张开的眼图。因此在PCIE 3.0的Tx和Rx端均使用了均衡设置,以
  • 关键字: PCIE  3.0  动态均衡  测试    

PCIE 3.0的发射机物理层测试

  • 一、PCIE 3.0与 PCIE 2.0PCIE 3.0相对于它的前一代PCIE 2.0的最主要的一个区别是速率由5GT/s提升到了8GT/s。为了保证数据传输密度和直流平衡以及时钟恢复,PCIE 2.0中使用了8B/10B编码,即将每8位有效数据编码为10位
  • 关键字: PCIE  3.0  发射机  物理层测试    

新汉推出COM-E开发工具包助力COM Express解决方案

  • 新汉目前已成功推出COM Express设计项目,该COM-E项目的成功实施很大程度上了得力于专业的技术支持。在整个开发周期阶段,新汉COM技术服务中心(CCC)提供的一系列开发工具包和专业的技术支持,使每一项设计都胜券在握。
  • 关键字: 新汉  COM  Express  

RapidIO的应用与未来

  •   在嵌入式设计中,RapidIO是一个重要的、并得到广泛应用的接口标准。带着对RapidIO的技术本身及其未来前景的疑问,笔者借RTA年会的机会专访了据RapidIO行业协会创始人兼执行董事Sam Fuller先生。 RapidIO行业协会创始人兼执行董事Sam Fuller先生   RapidIO行业协会诞生于2000年,其主要目标是为嵌入式系统开发可靠的、 高性能、 基于包交换的互连技术,2001年正式发表了第一代RapidIO基本规范,到现在已发布RapidIO 2.2正式规范,第三的规范
  • 关键字: RapidIO  IDT  PCIe  

基于PXI Express的NI FlexRIO模块满足自动化测试需求

  • 自从1997年基于FPGA的可重配置I/O(RIO)产品在NIWeek图形化系统设计会议上首次亮相以来,NI已发布了多种基于NIR...
  • 关键字: PXI  Express  FlexRIO  自动化测试  

安森美推出新时钟及数据、开关及保护器件

  • 应用于高能效电子产品的首要高性能硅方案供应商安森美半导体(ON Semiconductor,美国纳斯达克上市代号:ONNN)推出一系列新元器件,大幅增强公司用于路由器、服务器、网络设备及自动测试设备(ATE)等通信系统之外围元件高速互连PCI Express(简称PCIe)应用的产品阵容。
  • 关键字: 安森美保护器件  PCIe  

PCI Express推动虚拟仪器技术的发展

  • 高速PC总线技术为高性能虚拟仪器系统提供了所需的带宽。随着商业化总线技术在性能上的提高,虚拟仪器技术的功能也随之增强。近十年来,PCI Express标准概述白皮书>PCI总线已成为高带宽、即插即用外设的标准。现今,
  • 关键字: Express  PCI  虚拟仪器技术  发展    

GE XMC模块为无人驾驶车辆提供理想的图象的传输

  • GE智能平台公司为无人机视频信号处理引入ICS-8580嵌入式坚固耐用XMC视频流水线计算机。该ICS-8580满足无人机及其对传输受带宽限制互连的任务视频需求的日益增长要求。它采用最低集成度或软件开发的即插即用解决方案。
  • 关键字: XMC  GE  模块  传输    

您所不知的PXI/PXI Express系统散热设计的秘诀

  • 前言
    PXI/PXIe系统是追求稳定度与严苛环境的量测与自动化测试系统的最佳平台。系统散热的设计,对于系统的稳定度扮演重要的角色,包含风流与流场的规划,该如何避免气流通道吸入不必要的热源?如何将散热孔在安规的
  • 关键字: PXI  Express  系统  散热设计    

基于Wishbone和端点IP的PCIE接口设计

  • 摘要:介绍了FPGA内嵌的PCI Express硬核端点模块和Wishbone片上总线规范。应用VHDL语言,编程实现了Wishbone总线的主从端口,以及TLP包的编码和解码功能。在FPGA上运行程序并使用Chipscope测试时序波形,验证了接口数
  • 关键字: Wishbone  PCIE  接口设计    

从PCI、PCI-X到PCI-Express之间的连接

  • 从PCI、PCI-X到PCI-Express之间的连接,本内容介绍了PCI总线/PCI-X接口及PCI-PCI-Express的知识,讲解了从PCI、PCI-X到PCI-Express之间的连接PCI总线PCI总线是一种不依附于某个具体处理器的局部总线。从结构上看,PCI是在CPU和原来的系统总线之间插入的一级
  • 关键字: 连接  之间  PCI-Express  PCI-X  PCI  

彪悍!英特尔PCIe SSD 910拆解[大图]

  • 各位关注SSD的话,相比还记得此前我们介绍过IDF2012大会上,英特尔推出的PCI-E固态盘910系列产品。此次,我们将为大家重点介绍容量为800GB的SSD 910产品。
  • 关键字: 英特尔  PCIe  SSD  910  

NI发布全新SC Express PXI传感器测量RTD模块

  • 电阻温度探测器(RTD)模块进一步扩展了测量性能,能够提供更高的温度精度。 工程师可使用NI SC Express 产品家族中的NI PXIe-4357 RTD模块,PXI以及LabVIEW实时模块来创建稳定的传感器测量系统,其通道数可从十扩展至数千 SC Express将数据采集与信号调理集成在一个PXI模块中,从而实现高性能、稳定的传感器测量,以及速度和精度的优化
  • 关键字: NI  测量  SC Express  

PCI Express总线技术白皮书

  • PCIExpress总线技术白皮书1.1PCIExpress总线的起源和现状PCIExpress总线技术的演进过程,实际上是计算系统IO接口速率演进的过程。PCI总线是一种33MHz@ 32bit或者66MHz@64bit的并行总线,总线带宽为133MB/s到最大533
  • 关键字: Express  PCI  总线技术  白皮书    
共299条 12/20 |‹ « 10 11 12 13 14 15 16 17 18 19 » ›|
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473