- 摘要:为了改善驾驶员在夜间或能见度较低环境下的视野范围,提高行驶的安全性,介绍了一种基于嵌入式系统的汽车自适应前照灯系统的设计方案。此系统中的前照灯控制器采用FPGA来控制CAN总线控制器、数/模转换器和全桥
- 关键字:
步进电机 FPGA MCP2510 LMD18245
- 单片机的特点:(1)受集成度限制,片内存储器容量较小,一般内ROM:8KB以下;(2)内RAM:256KB以内。(3)可靠性高(4)易扩展(5)控制功能强(6)易于开发ARM的特点:(1) 自带廉价的程序存储器(FLASH)和非易失的数据存储器(E
- 关键字:
单片机 嵌入式 FPGA ARM
- 现场可编程门阵列(FPGA)作为专用集成电路(ASIC)领域的一种半定制电路,可以根据设计的需要灵活实现各种接口或者总线的输出,在设备端的通信产品中已得到越来越广泛的使用。FPGA 是基于静态随机存储器(SRAM)结构的,
- 关键字:
FPGA CPLD 控制器 从并 加载
- 与便携消费电子领域一样,助听器设计也面临提升工作性能、增添新功能、延长电池使用时间,同时维持小巧外形的压力。这些惯而有之的抵触因素,使助听器开发成为极复杂且富有挑战之事。本文详述助听器用数字信号处理器
- 关键字:
助听器 硬件平台 DSP SoC
- 摘要:为了实现对多路视频和数据信号的同步传输,提出了一种基于FPGA的视频数据综合传输系统设计方案,并完成系统的软硬件设计。该系统的硬件部分主要由FPGA、CPLD芯片及光模块等设备组成,软件部分采用VHDL语言进行
- 关键字:
视频传输 FPGA 数据传输 光模块
- 现实世界的本质就是模拟。我们需要从周围世界采集的任何信息始终是一个模拟值。但要在微处理器内处理模拟数据需要先将这些数据转换为数字形式。因此,SoC中使用多种不同的ADC(模数转换器)。根据几个参数(即吞吐量、
- 关键字:
SoC ADC 验证
- 引言
车辆在动态称重时,作用在平台上的力除真实轴重外,还有许多因素产生的干扰力,如:车速、车辆自身谐振、路面激励、轮胎驱动力等,给动态称重实现高精度测量造成很大困难。若在消除干扰的过程中采用模拟方法滤波,参数则不能过大,否则将产生过大的延迟导致不能实现实时处理,从而造成滤波后的信号仍然含有相当一部分的噪声。所以必须采用数字滤波消除干扰。
FIR滤波的原理及实现
本文采用FIR数字滤波,其原理如公式1所示。
Y(n)= (1)
其中h(k)为系统滤波参数,x(n)为采集的信
- 关键字:
FPGA FIR
- 由中国高等教育学会主办的“第48届全国高教仪器设备展示会”将于2016年10月19日至21日在四川省成都市召开。作为全球最大的电子测量仪器公司之一,罗德与施瓦茨公司(Rohde & Schwarz,R&S公司)将携四大创新实验室建设方案参加。
R&S公司的四大创新实验室建设方案主要为高校人才培养模式创新及实践教学创新提供新的参考和实施途径:
1.本科精英教学计划:构建研究型教学体系,培养敢于跨界创新并具有跨领域综合集成能力的人才。基于该建设方
- 关键字:
R&S SOC
- 随着我国航空航天技术的迅速发展,对地面遥控遥测接收机的实时性和高速数据传输性能的要求越来越高。越来越多的遥测遥控地面信道处理器都采用了实时能力更强的高速DSP/FPGA架构设计方案。基于DSP/FPGA架构的设计方案
- 关键字:
CY7C68013A 测控通信 FPGA USB固件设计
- 摘要:基于ARM芯片和FPGA的特点,设计了一种ARM与FPGA人工神经网络处理器之间的通信方案。该方案采用ARM的ZDMA控制器对数据传输进行控制,完成ARM与神经网络处理器的控制寄存器组、分布式存储器、样本存储器等存储体
- 关键字:
神经网络 嵌入式 通信 ARM FPGA S3C44BOX ZDMA
- 摘要:在核监测中,常将各种传感器输出的信号通过A/D转换器转换为数字信号,然后利用数字信号处理技术对各种核信号进行数字处理。为了准确测量核信号数字波形的各种参数,对基于FPGA双口RAM的数字示波器进行了设计和
- 关键字:
核脉冲 数字示波器 数字波形 FPGA 双口RAM
- 摘要 利用FPGA IP核设计了一种快速、高效的傅里叶变换系统。针对非整数倍信号周期截断所导致的频谱泄露问题,提出了一种通过时输入信号加窗处理来抑制频谱泄露的方法。利用Modelsim和Matlab对设计方案进行了仿真,同
- 关键字:
FFT FPGA IP核 加窗处理
- 摘要 数字复分接技术是数字通信网中的一项重要技术,能将若干路低速信号合并为一路高速信号,以提高带宽利用率和数据传输效率。文中在介绍数字复接系统的基础上,采用VHDL对数字复分接系统进行建模设计和实现。并利
- 关键字:
数字复接系统 乒乓操作 先进先出存储器 FPGA
- 高性能的数据压缩可以有效的减少数据对存储空间和通信带宽的要求,降低通信成本。为解决图像数据的高压缩性能问题,本文提出了基于JPEG2000标准的数据压缩系统的FPGA实现方案。相对于软件算法实现和其他硬件方法,采用FPGA硬件实现可降低系统复杂度提高性能。最终设计的IP核具有资源占用少,性能良好和便于扩展等优点,能够满足通信传输和照相设备等应用需求。
- 关键字:
JPEG2000 数据压缩 FPGA DWT
fpga soc介绍
您好,目前还没有人创建词条fpga soc!
欢迎您创建该词条,阐述对fpga soc的理解,并与今后在此搜索fpga soc的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司

京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473