- 介绍3-DES算法的概要;以Xilinx公司SPARTANII结构的XC2S100为例,阐述用FPGA高速实现3-DES算法的设计要点及关键部分的设计。
- 关键字:
FPGA DES 算法 高速实现
des介绍
DES是一种对二元数据进行加密的算法数据分组长度为64位密文分组长度也是64位.使用的密钥为64位有效密钥长度为56位(有8位用于奇偶校验)。解密时的过程和加密时相似但密钥的顺序正好相反。DES的整个体制是公开的系统的安全性完全靠密钥的保密。
DES算法的过程是在一个初始置换IP后明文组被分成右半部分和左半部分,每部分32位,以L0和R0。表示然后是16轮迭代的乘积变换,称为函数f,将数 [
查看详细 ]
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司

京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473