首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> 传输晶体管

传输晶体管 文章 进入传输晶体管技术社区

传输晶体管逻辑简介

  • 低电阻路径这个问题的基本答案是,逻辑高表示电源轨上的电压,代表二进制 1,逻辑低表示地电压,代表二进制 0。这个描述是一个很好的起点,它变得更如果我们说“靠近电源轨”和“靠近地”而不是“在电源轨处”和“在地”,那么是准确的。此修改考虑了流过 NMOS 或 PMOS 沟道的电流在源极和漏极之间产生小电压差的事实。  流经通道的电流问题会导致典型 CMOS 功能的一个更微妙但至关重要的方面。 CMOS 反相器确保输出节点与电源轨或地具有低电阻连接;反相器总是NMOS导通、PMOS截止或PMOS导通、NMOS截
  • 关键字: 传输晶体管  
共1条 1/1 1

传输晶体管介绍

您好,目前还没有人创建词条传输晶体管!
欢迎您创建该词条,阐述对传输晶体管的理解,并与今后在此搜索传输晶体管的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473