首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> 量子隧穿效应

量子隧穿效应 文章 进入量子隧穿效应技术社区

芯片制程突破1nm后,这个发展方向很有前景

  • 众所周知,芯片的工艺是越来越先进,台积电的代工能力已经到5nm了,而且直言不讳的表示3nm、2nm已经在路上了。随着集成电路的发展,计算机一直受到摩尔定律的支配,目前,芯片都是由硅为基础,在上面刻蚀电路,但是,理论研究表明,当芯片制程达到1nm的时候,量子隧穿效应,就是电子不受控制,所以这是人们很担心的问题,1nm后怎么办?芯片上有无数个晶体管,他们是芯片的核心,也就说,目前的技术是要把晶体管做的越来越小,这样,芯片上能容纳的晶体管就很多,芯片的性能就随之增加。而目前最小的是1 nm栅极长度的二硫
  • 关键字: 1nm  量子隧穿效应  
共1条 1/1 1

量子隧穿效应介绍

您好,目前还没有人创建词条量子隧穿效应!
欢迎您创建该词条,阐述对量子隧穿效应的理解,并与今后在此搜索量子隧穿效应的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473