首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> niosii

niosii 文章

基于FPGA NiosII的MPEG-4视频播放器设计

  • 多媒体技术实用化的关键技术之一,就是解决视频、音频数字化以后数据量大,与数字存储媒体、通信网容量小的矛盾,其解决途径就是压缩。为了支持低比特率视频传输业务,MPEG.
  • 关键字: NiosII  MPEG-4  FPGA  视频播放器  

基于FPGA的片上可编程系统(SOPC)设计之:典型实例-基于NIOS II处理器的数字钟设计

  • 本节旨在通过给定的工程实例——“数字钟”来熟悉Altera软嵌入式系统的软硬件设计方法。同时使用基于Altera FPGA的开发板将该实例进行下载验证,完成工程设计的硬件实现。在本节中,将主要讲解以下知识点。
  • 关键字: SOPC  NiosII  FPGA  数字钟  

基于FPGA的片上可编程系统(SOPC)设计之:典型实例-基于NIOS II处理器的“Hello LED”程序设计

  • 本节旨在通过给定的工程实例——“Hello LED”来熟悉Altera软嵌入式系统的软硬件设计方法。同时使用基于Altera FPGA的开发板将该实例进行下载验证,完成工程设计的硬件实现。本节主要讲解下面一些
  • 关键字: SOPC  NiosII  FPGA  

基于FPGA的片上可编程系统(SOPC)设计之:基于NIOS II的开发设计流程

  • NIOS II使用NIOS II IDE集成开发环境来完成整个软件工程的编辑、编译、调试和下载。在采用NIOS处理器设计嵌入式系统时,通常会按照以下步骤。
  • 关键字: 片上可编程系统  SOPC  FPGA  NiosII  

基于FPGA的片上可编程系统(SOPC)设计之:Altera公司的NIOS II解决方案

  • NIOS II是一个用户可配置的通用RISC嵌入式处理器。Altera推出的NIOS II系列嵌入式处理器扩展了目前世界上最流行的软核嵌入式处理器的性能。
  • 关键字: Altera  片上可编程系统  SOPC  FPGA  NiosII  

FPGA最小系统之:最小系统的概念

  • FPGA最小系统是可以使FPGA正常工作的最简单的系统。它的外围电路尽量最少,只包括FPGA必要的控制电路。一般所说的FPGA的最小系统主要包括:FPGA芯片、下载电路、外部时钟、复位电路和电源。如果需要使用NIOS II软嵌入式处理器还要包括:SDRAM和Flash。一般以上这些组件是FPGA最小系统的组成部分。
  • 关键字: FPGA最小系统  Altera  NiosII  Flash  SDRAM  

基于FPGA的嵌入式图像监控系统设计

  • 本文主要完成了嵌入式图像监控系统的设计,该系统克服了模拟图像监控技术具有的弊端,在普通家庭、临时性作业场所中具有很强的应用前景。这些领域一般对视频传输指标的要求不一定很高,但要求便于携带,同时功耗较小(例如临时性场合等),具有体积小、功耗低、成本低、速度快、稳定性好等特点,可以有效地克服传统的基于计算机的监控系统的缺点。系统可做为一个智能部件“嵌入”到各种应用系统中,如将其配上网络接口接上计算机系统,即可构成一个监控网络系统,是一种相对独立的OEM部件。
  • 关键字: 图像监控系统  NiosII  FPGA  

基于ARM和FPGA的服务机器人运动控制系统研究

  • 介绍了一种基于ARM和FPGA的嵌入式控制系统,该系统既能独立运行又能在计算机辅助下运行,是一种兼具柔性和开放性的系统。利用ARM的强大的数据流转换功能和FPGA的快速配置能力,实现硬件可重构。给出了系统的总体结构、ARM和FPGA之间的通信设计,重点给出了基于NiosII的嵌入式可重构底层控制设计,PWM功能模块在FPGA上的实现。设计的系统集成度高、灵活。实验表明系统具有高可靠性,能满足服务机器人外围器件多样性控制的要求。ARM和FPGA不仅可以并行运行处理数据,其之间又可以互相通信,实现了系统的扩展
  • 关键字: 硬件可重构  NiosII  FPGA  

片上可编程系统在地震数据采集中的应用

  • 通过灵活配置,采用包括NiosII CPU软核、采集控制接口、通讯接口以及数据传输控制模块等一些外围接口,配合ADC采集芯片,组成了一个具有采集控制和传输功能的数据采集系统。通过测试和实验,达到了预期的设计要求。缩短了开发周期,提高了研发的工作效率。
  • 关键字: NiosII  ADC  数据采集系统  

基于NIOS II多处理机技术的的网络数据处理研究

  • 随着嵌入式网络(网络就是用物理链路将各个孤立的工作站或主机相连在一起,组成数据链路,从而达到资源共享和通信的目的)数据处理系统的广泛应用,网络(网络就是用物理链路将各个孤立的工作站或主机相连在一起,组成数据链路,从而达到资源共享和通信的目的)数据高速处理对嵌入式系统提出更高的要求,对于单处理器的网络(网络就是用物理链路将各个孤立的工作站或主机相连在一起,组成数据链路,从而达到资源共享和通信的目的)数据处理方式已无法满足要求,为此,提出对于SOPC(System On Programmable Chip)的
  • 关键字: SOPC  NiosII  多处理机  

基于NIOS Ⅱ软核处理器的的UART通信的实现

  • NIOS ⅡI软核处理器具有可裁减,配置灵活等优点。在实际使用中,可根据需求,构建最合适的处理器系统及外部接口而无需更改硬件电路或增加扩展芯片。它提供完备的数据通信协议,用户只需要使用相关的IP核即可得到所需的接口。针对这些特点,本文介绍了基于NIOS II软核处理器的异步串行通信的实现方法,讲述了如何采用SOPC Builder定制UART(异步串行收发器)IP核,重点讨论了在NIOS II集成开发环境下的几种编程方法。
  • 关键字: NiosII  IP核  SoPCBuilder  

基于Nios II的扫描信号发生器IP核设计

  • 本文根据NiosII嵌入式系统的Avalon总线规范,提出了一种可控震源扫描信号发生器IP核设计的方法,并详细介绍了IP核的硬件和软件设计。该方法采用自定制组件的软、硬件协同设计,实现了起止频率和扫描时长可调的线性升降频正弦扫描信号与频率可调的伪随机扫描信号发生器的IP核设计。通过对该IP核进行验证,证明了其可行性和正确性。
  • 关键字: Avalon总线  IP核  NiosII  

NIOS II开发环境建立方法

基于NiosII的工程爆破振动数据采集控制器设计

  • 介绍了一种在工程爆破振动数据采集中应用的控制器设计方案。系统采用Altera公司的FPGA作为主控制器芯片,其中集成控制逻辑单元与NiosII软核嵌入式处理器二者结合成为单芯片控制器方案。
  • 关键字: NiosII  嵌入式处理器  FPGA  

基于Nios II的MIII总线转换板设计

  • 本文介绍的MIII总线转换板的主要功能是将机载火控设备的MIII总线数据转换成串口数据,以方便实现与PC机的通信,这样,PC机就可读取机载设备数据或发送指令以操作总线设备。
  • 关键字: MIII总线  VerilogHDL  NiosII  
共72条 1/5 1 2 3 4 5 »
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473