首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> 全数字

全数字 文章 进入全数字技术社区

利用USB2.0单片机实现全数字图像的实时采集

  • 主要论述利用USB2.0单片机接口技术实现高分辨率(640times;480点阵以上)、快速(24帧/s以上)全数字图像的实时采集、传输的原理、方法和系统实现,以及相应的固件程序设计。引言传统的方法是用视频采集卡(如1394)
  • 关键字: USB  单片机  全数字    

ARM(STM32F107)的全数字控制逆变器设计

  • 1.系统总体方案1.1总体设计框图如图1所示,逆变器系统由升压电路、逆变电路、控制电路和反馈电路组成。低...
  • 关键字: ARM  全数字  控制逆变器  

一种基于VHDL语言的全数字锁相环的实现

  •  随着集成电路技术的不断进步,数字化应用逐渐普及,在数字通信、电力系统自动化等方面越来越多地运用了数字锁相环。它的好处在于免去了模拟器件的繁琐,而且成本低、易实现、省资源。本文综合以上考虑,在一片FPGA
  • 关键字: VHDL  全数字  锁相环    

基于FPGA的智能全数字锁相环的设计

  • 1 引言数字锁相环路已在数字通信、无线电电子学及电力系统自动化等领域中得到了极为广泛的应用。随着集成电路技术的发展,不仅能够制成频率较高的单片集成锁相环路,而且可以把整个系统集成到一个芯片上去。在基于FP
  • 关键字: FPGA  全数字  锁相环    

开关磁阻电机全数字控制系统中FPGA的应用

  • 摘要:提出了基于数字信号处理器(DSP)和现场可编程门阵列(FPGA)的开关磁阻电动机全数字控制系统,对DSP和FPGA的功能进行了分配。根据开关磁阻电动机的驱动要求,分析控制逻辑,由FPGA实现了电流斩波、角度位置和PWM电
  • 关键字: FPGA  开关磁阻电机  全数字  控制系统    

基于USB2.0单片机的全数字图像的实时采集设计

  • 摘要:主要论述利用USB2.0单片机接口技术实现高分辨率(640times;480点阵以上)、快速(24帧/s以上)全数字图像的实时采集、传输的原理、方法和系统实现,以及相应的固件程序设计。引言传统的方法是用视频采集卡(如
  • 关键字: USB  2.0  单片机  全数字    

采用全数字控制方式的汽车HID氙气灯解决方案

  • 过去汽车车灯多采用普通卤素灯泡,这种车灯的瓦数和亮度不够、色温过低、灯色偏黄,而且寿命较短,故障率偏高。日前,HID(High Intensity DischargeLamp)氙气灯正在汽车车灯领域兴起,与传统卤素灯相比,HID氙气灯具
  • 关键字: HID  全数字  控制方式  方案    

全数字智能钳型吊电气控制系统的设计方法

  • 概述:本文研究了全数字智能钳型吊电气控制系统的设计方法,设计出了以PLC及MENTORⅡ为核心的控制方案。该方案极大的提高了钳型吊的工作效率、可靠性及控制精度,降低了能耗。实验结果证明了此方案的有效性。

  • 关键字: 全数字  电气控制系统  设计方法    

采用VHDL设计的全数字锁相环电路设计

  • 摘要:叙述了全数字锁相环的工作原理,提出了应用VHDL 技术设计全数字锁相环的方法,并用复杂可编程逻辑器件CPLD 予以实现,给出了系统主要模块的设计过程和仿真结果。0  引言全数字锁相环(DPLL) 由于避免了模拟锁相环存
  • 关键字: VHDL  全数字  电路设计  锁相环    

一种可编程的全数字锁相环路的实现

  • 锁相环路已在模拟和数字通信及无线电电子学等各个领域中得到了极为广泛的应用,特别是在数字通信的调制解调和位同步中常常要用到各种各样的锁相环。锁相就是利用输入信号与输出信号之间的相位误差自动调节输出相位
  • 关键字: 可编程  全数字  锁相环路    

一种自动变模控制的宽频带全数字锁相环

  • 针对传统的全数字锁相环只能锁定已知信号和锁频范围较小的问题,提出了一种自动变模控制的宽频带全数字锁相环。对比分析了各类全数字锁相环锁频、锁相的工作机理,提出了一种新的系统模型,重点研究了快速锁定和频带拓宽的原理及实现方法。应用EDA技术完成系统设计,并进行计算机仿真。仿真结果证实了该设计具有快的锁定速度、宽的锁频范围、并能快速跟踪频率突变的输入信号。该锁相环通用性强,易于集成,可作为IP核用于SoC的设计。
  • 关键字: 自动    宽频带  全数字    

全数字锁相环的设计及分析

  •   1 引 言  锁相环是一种能使输出信号在频率和相位上与输入信号同步的电路,即系统进入锁定状态(或同步状态)后,震荡器的输出信号与系统输入信号之间相差为零,或者保持为常数。传统的锁相环各个部件都是由模拟电
  • 关键字: 全数字  分析  锁相环    

基于FPGA的全数字锁相环的设计

  • 简单介绍了全数字锁相环(ADPLL)的结构和工作原理,提出一种在FPGA的基础上可增大全数字锁相环同步范围的设计方法,并给出了部分verilog HDL设计程序的代码和仿真波形。
  • 关键字: FPGA  全数字  锁相环    

全数字三相昌闸管触发器IP软核设计

  • 本文利用先进的EDA软件,用VHDL硬件描述语言采用自顶向下的模块化设计方法,完成了具有相序自适应功能的双脉冲数字移相触发器的IP软核设计。
  • 关键字: 全数字  触发器  IP软核  三相    

基于FPGA的高阶全数字锁相环的设计与实现

  • 本文提出了一种基于PI 控制算法的三阶全数字锁相环,采用EDA 技术进行系统设计,并用可编程逻辑器件予以实现。
  • 关键字: FPGA  全数字  锁相环    
共16条 1/2 1 2 »
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473