新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 基于FPGA的DDFS与DDWS两种实现方式

基于FPGA的DDFS与DDWS两种实现方式

作者:时间:2010-11-04来源:网络收藏

  DDS(Direct Digital Freqiaency Synthesizers)广泛应用于雷达系统、数字通信、电子对抗、电子测量等民用军用设备中。它是随着半导体技术和数字技术的快速发展而发展起来的新型的频率合成技术,与传统的VCO+PLL的模拟方式产生所需频率相比,DDS技术具有频率分辨率高,相位噪声低,带宽较宽,频谱纯度好等优点。这些技术指标在一个系统中是至关重要的,决定着一个系统的成败。

  1 DDS的基本原理

  1.1 频率合成方式的基本原理

  是根据余弦函数相位和幅值的对应关系,从相位出发,由不同的相位给出不同的电压幅值,再经过D/A变换和滤波最后得到一定频率和调频率的模拟信号。由此可见,DDS有很多功能模块组成,如图1所示。

基于FPGA的DDFS与DDWS两种实现方式

  若相位累加器有N位,时钟频率为fclk,频率控制字为FCW。N位的相位累加器可以对时钟频率进行2N分频,所以DDS的精度可以达到:

基于FPGA的DDFS与DDWS两种实现方式

  频率控制字是用来控制累加器的步进的,累加器的步进为33g.jpg。假设初始的相位偏移△φ=0,则经过N个时钟周期后相位累加器的输出θ=2π*FCW*N*(1/2N)。在相位步进△0时,完成2π的相位变化即为完成一个输出周期,所以20/△θ*Tclk=T0,即:

基于FPGA的DDFS与DDWS两种实现方式

  可见调节FCW可以任意地按照要求改变输出频率,这就达到了频率合成的目的。

  1.2 直读方式DDS的原理

  直读法()工作流程是,把所需要的DDS的波形,直接用Matlab抽样量化,然后把量化的数据直接存储到的BlockRAM中,再在时钟频率的控制下直接从BlockRAM中读取数据,D/A后输出原来波形。


上一页 1 2 3 下一页

关键词: DDFS DDWS FPGA

评论


相关推荐

技术专区

关闭