新闻中心

EEPW首页 > 测试测量 > 设计应用 > PSK解码同步电路的改进与实现

PSK解码同步电路的改进与实现

作者:时间:2013-02-20来源:网络收藏

由于输入信号不可避免地存在着各种干扰,这些干扰脉冲将影响码同步脉冲和PCM数据的提取,由此在输入端加一个可编程数字滤波器。该滤波器可根据具体码宽调整滤波宽度,其原理为:设pcm_in为滤波前的输入,pcm_out为滤波后的输出,滤波宽度Ls=To×m,To为高精度时钟clk的周期,输出为:
,就可以保证有正确的码同步信号输出,并能提取到正确的数据。
(2)同步建立时间ts。只要输入的码序列速率与预测器的中心频率之差在上式所示的频差范围内,当出现第一个跳变的码字时,该码同步器就会输出正确的码同步信号。这是因为它是一种开环结构的缘故。
(3)如果信号中断,码同步器输出的是本地时钟经预测器产生的码同步信号f=flo。
(4)同步带宽△fs。由上面的算法可知,它的同步带宽与输入的随机码的游程有关,即:
|△fs|=flo/(2K)
通过与数字锁相环法比较,可以知道:
当输入信号的频率偏差较大时,双边沿提取器可以实时地对预测器输出的码同步信号进行校准,在满足同步带宽的情况下仍可保持同步。在数字锁相环中,需要捕获过程以消除频差。同步建立时间是指在最大相差的情况下,建立同步所需要的时间ts=nTe,Te是一个码元周期,n是分频比。而采用改进电路后,捕获与同步可以在每一个跳变的码元处完成。

3 结语
本文提出了一种全新的PCM码,代替原有的数字锁相环电路,实现码同步功能,以提高电路对载波码元的提取性能。通过以上的对比分析可以看出,解调器采用改进后的码后,载波码元的提取性能得到了很大程度的提高,精度更好,带宽更大,同步时间更短,可靠性更高,该方案具有很好的推广价值。

本文引用地址:http://www.eepw.com.cn/article/192830.htm
分频器相关文章:分频器原理
鉴相器相关文章:鉴相器原理
数字滤波器相关文章:数字滤波器原理
锁相环相关文章:锁相环原理

上一页 1 2 下一页

关键词: PSK 解码 同步电路

评论


相关推荐

技术专区

关闭