新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 基于FPGA的SoC验证平台实现电路仿真侦错

基于FPGA的SoC验证平台实现电路仿真侦错

作者:时间:2011-09-13来源:网络收藏
评估结果

本文引用地址:http://www.eepw.com.cn/article/150219.htm

  工研院工程师在修正问题并成功试产设计之后,检讨了项目实际耗费的时间,并评估了这个新的 原型方法的成果。

  进行RTL设计、、通讯协议设计的时间约为2个月。在驱动程序移植(driver porting )上所花费的时间则短了许多,大约只有2个星期。工程师随后又花了2个月的时间进行作业,试图透过硬件逻辑分析器检查 内部讯号解决音效问题,同时也在音效驱动程序中增加观察点,以连结并企图找出问题。这种传统的FPGA侦错方法,需要的时间和设计研发的时间一样长,然而对工研院团队而言,相当令人沮丧的是结果仍然一无所获。不过,在经过思源科技提供的应用软件教育训练/支持课程及一星期的实作经验后,工研院工程师使用ProtoLink Probe Visualizer,在短短一星期的时间内就厘清了两大问题!

  对工研院而言,ProtoLink Probe Visualizer是一种相当有效的FPGA原型板侦错方法。工程师再也不必局限在传统的侦错方法,而且在实时应用软件中增加观察点也可能会造成其它问题。透过维持原有软件并监测更多FPGA讯号在数百万时脉周期内的实时RTL行为,使用者可以获得所需的能见度,更完美的掌握、更轻松地侦错设计的问题。

  

  总合来说,思源科技Probe Visualizer透过以软件为基础的创新方法,改变了原型板验证的方法,丰富、实时的设计能见度,并且让原型板能使用Verdi的侦错威力,使原型板侦错时间比传统的方法大幅缩短一半。

DIY机械键盘相关社区:机械键盘DIY



上一页 1 2 下一页

评论


相关推荐

技术专区

关闭