1 引言
锁相环在通信、雷达、测量和自动化控制等领域应用极为广泛,已经成为各种电子设备中必不可少的基本部件。随着电子技术向数字化方向发展,需要采用数字方式实现信号的锁相处理。因此,对全数字锁相环的研究和应用得到了越来越多的关注。
传统的数字锁相环系统是希望通过采用具有低通特性的环路滤波器,获得稳定的振荡控制数据。对于高阶全数字锁相环,其数字滤波器常常采用基于DSP 的运算电路。这种结构的锁相环,当环路带宽很窄时,环路滤波器的实现将需要很大的电路量,这给专用集成电路的应用和片上系统SOC(system
关键字:
单片机 滤波器 嵌入式系统 全数字 锁相环
引言 在IC(integrated circuit.集成电路)发展到超大规模阶段的今天,基于IP(Intellectual Property,知识产权)核的IC设计及其再利用是保证SoC(system onchip,片上系统)开发效率和质量的重要手段。如果能对IP核进行验证、测试和集成.就可以加速SoC的设计,而这需要从以下5个方面进行考虑。 代码纯化.指在代码设计中及完成后进行自定义的、IEEE标准的、设计重用的、可综合性和可测试性等方面的规则检查;
关键字:
IP核 VHDL语言 单片机 嵌入式系统 验证
当为下一代控制应用选择32位MCU时,必须考虑一点,就是面对某一实际的应用,不同供应商的处理器虽然在数据手册上看起来或多或少有些相似,但实际上是非常不同的。虽然数据手册中的规范和Dhrystone(处理器整型数计算能力)MIPS处理能力给出了一个粗略的评估标准,但必须考虑得更深入以保证MCU有足够的吞吐量和过载余量来满足当前和未来的应用需求。
运行编译EEMBC汽车标准代码的测试结果显示:看起来类似的三款MCU实际性能差别很大
例如,价格低廉、基于ARM的MCU一
关键字:
32位 MCU 单片机 嵌入式系统 现实标准
前 言
几年前设计专用集成电路(ASIC) 还是少数集成电路设计工程师的事, 随着硅的集成度不断提高,百万门的ASIC 已不难实现, 系统制造公司的设计人员正越来越多地采用ASIC 技术集成系统级功能(System L evel In tegrete - SL I) , 或称片上系统(System on a ch ip ) , 但ASIC 设计能力跟不上制造能力的矛盾也日益突出。现在设计人员已不必全部用逻辑门去设计ASIC, 类似于用集成电路( IC) 芯片在印制板上的设计,ASIC 设计人员可以应用等
关键字:
ASIC CPLD FPGA IP 单片机 嵌入式系统
一、嵌入式系统设计方法变化的背景 嵌入式系统设计方法的演化总的来说是因为应用需求的牵引和IT技术的推动。 随着微电子技术的不断创新和发展,大规模集成电路的集成度和工艺水平不断提高。硅材料与人类智慧的结合,生产出大批量的低成本、高可靠性和高精度的微电子结构模块,推动了一个全新的技术领域和产业的发展。在此基础上发展起来的器件可编程思想和微处理(器)技术可以用软件来
关键字:
Linux 嵌入式系统
MontaVista 软件公司是一个世界领先的智能设备和相应基础部件的系统软件供应商。MontaVista以提供基于GNU/linux的开放源码软件解决方案来推动嵌入式系统革命。它由实时操作系统(RTOS)的倡导者James Ready在1999年创立。MontaVista提供的MontaVista Linux家族系列产品满足了广泛的软件开发商的需要,包含从通信基础设施到消费电子的应用。MontaVista发布的多种MontaVista Linux版本包括-专业版(Professional Edition
关键字:
linux Montavista 单片机 嵌入式系统
1 并行流水结构FIR的原理
在用FPGA或专用集成电路实现数字信号处理算法时,计算速度和芯片面积是两个相互制约的主要问题。实际应用FIR滤波器时,要获得良好的滤波效果,滤波器的阶数可能会显著增加,有时可能会多达几百阶。因此,有必要在性能和实现复杂性之间做出选择,也就是选择不同的滤波器实现结构。这里运用并行流水线结构来实现速度和硬件面积之间的互换和折衷。
在关键路径插入寄存器的流水线结构是提高系统吞吐率的一项强大的实现技术,并且不需要大量重复设置硬件。流水线的类型主要分为两种:算术流水线和指令流水线
关键字:
FIR滤波器 FPGA 并行流水线 单片机 可重配 嵌入式系统
结合三星公司ARM9系列嵌入式处理器S3C2410,讲解如何进行LCD驱动程序模块化编程及如何将驱动程序静态加载进系统内核。
LCD(液晶显示)模块满足了嵌入式系统日益提高的要求,它可以显示汉字、字符和图形,同时还具有低压、低功耗、体积小、重量轻和超薄等很多优点。随着嵌入式系统的应用越来越广泛,功能也越来越强大,对系统中的人机界面的要求也越来越高,在应用需求的驱使下,许多工作在Linux下的图形界面软件包的开发和移植工作中都涉及到底层LCD驱动的开发问题。因此在嵌入式系统中开发LCD驱动
关键字:
LCD驱动 嵌入式系统 液晶显示 LCD
ROHM最近开发出将USB存储器/SD存储卡HOST功能、MP3声频解码器功能、系统控制功能集成于单芯片上的『BU9435KV』型LSI,属业界首创。这种LSI是适于CD盒式收录机、小型组合音响、汽车音响、时钟收音机等音响设备使用的产品。这种『BU9435KV』型LSI能够自动查找USB存储器和SD存储卡等存储介质内的MP3文件,并很简单地播放出堪与CD媲美的高音质音乐来。 这种新产品『BU9435KV』从2007年3月开始供应样品(样品价格:约人民币200元);从2007年4月开始以月产30万支的规模大
关键字:
LSI MP3解码器 ROHM 单片机 嵌入式系统 消费电子 消费电子
半导体制程微细化趋势1965年Intel创始人Moore提出“随着芯片电路复杂度提升,芯片数目必将增加,每一芯片成本将每年减少一半”的规律之后,半导体微细化制程技术日新月异,结构尺寸从微米推向深亚微米,进而迈入纳米时代。半导体制程微细化趋势也改变了产业的成本结构,10年前IC设计产业投入线路设计与掩膜制程的费用,仅占总体成本的13%,半导体生产制造成本约占87%。自2003年进入深亚微米制程后,IC线路设计及掩膜成本便大幅提升到62%。当芯片结构体尺寸小于100纳米时,光学光刻技术便面临技术关键:硅晶制程
关键字:
0704_A 半导体 单片机 电源技术 模拟技术 嵌入式系统 消费电子 杂志_技术长廊 IC 制造制程 消费电子
摘要: 在DSP与音频芯片的良好硬件构架上,对输入的音频信号做 AGC算法处理——大音频信号自动压缩,小音频信号自动提升,解决了不同节目音频不均的问题。关键词: TMS320VC5402;TLV320AIC23;MCBSP;AGC
引言电台等由于其自办频道的广告、新闻、广播剧、歌曲和转播节目等音频信号电平大小不一,导致节目播出时,音频信号忽大忽小,严重影响用户的收听效果。在转播时,由于传输距离等原因,在信号的输出端也存在信号大小不一的现象。过去,对大音频信号采用限幅方式,即对大信号进
关键字:
0704_A AGC MCBSP TLV320AIC23 TMS320VC5402 单片机 嵌入式系统 杂志_设计天地
引言
基于SRAM工艺FPGA在每次上电后需要进行配置,通常情况下FPGA的配置文件由片外专用的EPROM来加载。这种传统配置方式是在FPGA的功能相对稳定的情况下采用的。在系统设计要求配置速度高、容量大、以及远程升级时,这种方法就显得很不实际也不方便。本文介绍了通过ARM对可编程器件进行配置的的设计和实现。
1 配置原理与方式
1.1 配置原理
在FPGA正常工作时,配置数据存储在SRAM单元中,这个SRAM单元也被称为配置存储(Configuration RAM)。由于SRAM是易失性的存
关键字:
ARM FPGA 单片机 配置 嵌入式系统
AMI Semiconductor (AMIS)宣布推出一种新型器件,将LIN(局域互联网络)收发器和稳压器功能集成于一个单一的低功耗、混合信号芯片上。具有高集成度的AMIS-40615和AMIS-40616,让汽车设计工程师可以在提高可靠性同时实现减少组件数量、降低功耗、减少基于LIN的车内网络(IVN) 应用的成本。
AMIS-40615和AMIS-40616是小型器件,分别提供对3.3V和5.0V电压的控制,设计连接LIN协议控制器和物理总线。集成的LIN收发器提供20kbaud的传输速率
关键字:
AMI LIN 单片机 嵌入式系统 收发器 稳压器
Cadence设计系统公司发布Cadence Encounter® 数字IC设计平台的最新软件版本,增加了业内领先的功能特性,包括全芯片优化、面向65纳米及以下工艺的超大规模混合信号设计支持,具有对角布线能力的Encounter X Interconnect Option,以及之前已经公布支持的基于Si2通用功率格式(CPF)1.0版本的低功耗设计。新平台提供了L、XL和GXL三种配置,为先进半导体设计提供更佳的易用性,更短的设计时间以及更高的性能。
“最新版本Encounter平台的发
关键字:
Cadence IC设计 单片机 嵌入式系统 EDA IC设计
ByteTools和Tensilica 公司今天共同宣布,Tensilica Diamond标准内核和Xtensa可配置处理器内核的所有客户可以开始获得ByteTools公司为Tensilica设计的低成本Catapult JTAG probe。用户不需要安装任何额外的软件,只需采用Tensilica 提供的软件开发工具,既可使用Catapult Probe。Catapult Probe 的接口是标准的XOCD 14
关键字:
JTAG Tensilica 单片机 嵌入式系统 测试测量
嵌入式系统:intel介绍
您好,目前还没有人创建词条嵌入式系统:intel!
欢迎您创建该词条,阐述对嵌入式系统:intel的理解,并与今后在此搜索嵌入式系统:intel的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473