CEVA-XC4000架构为一个系列,共有六款完全可编程的DSP内核,为调制解调器开发人员提供了广泛的性能选择,同时符合最严苛的功耗限制。利用各内核代码兼容且有统一的开发基础结构、优化的软件库及统一工具链的优势,客户能够显著降低软件开发成本,同时在未来产品中复用软件投入。
为了应对日益增加的对更高性能和更低功耗的需求,CEVA-XC4000架构集成了新的以功耗为导向的创新增强方案,包括CEVA第二代功率调节单元(PSU 2.0)。它通过处理器、存储器、总线和系统资源的细小单元来实现对时钟和电压的动态调节。该架构还采用了紧耦合扩展作为功耗优化协处理器和用于执行关键物理层功能间的内部连通和接口,从而进一步降低功耗。重新调整的带有低层模块隔离的流水线同样是为高度优化功耗而设计。
CEVA-XC4000集成了增强的系统级机制、队列和接口以提供优异的性能;实现更快的连通性、更高的带宽、更短的等待时间及更好的物理层控制。该架构利用两个独立但内部混合的高精度指令集,支持最先进的4x4和8x8 MIMO算法,从而保证调制解调器品质。
为了更好地为CEVA-XC4000客户服务,CEVA还与CEVA-XCnet合作伙伴mimoOn及Antcor合作,发布了面向 LTE-A Rel-10 和 Wi-Fi 802.11ac 等复杂通信标准的完整参考架构,支持高达 1.7 Gbps 的传输速率。这些参考架构包含高度优化的 LTE-A和Wi-Fi 软件库。
|