>> 返回首页
  >> 背景介绍
  >> 评选规则
  >> 评选流程
  >> 厂商报名
  >> 评选投票
  >> 结果公布
>> 往届回顾
  >> 联系我们
  >> 来稿要求
  >> 颁奖典礼

赞助企业:

奖品赞助:





评选类别 最佳混合信号芯片
产品名称 Silicon Labs Si537x时钟IC
产品简介

2011年5月, Silicon Laboratories推出业界首颗最佳性能、最高集成度的时钟IC,以应对具备复杂时钟要求的高速光传输网络(OTN)应用。利用Silicon Labs专利的DSPLL®技术,新推出的Si5374和Si5375是业界第一款集成了四个独立高性能锁相回路(PLL)的单芯片时钟IC,它所提供的PLL集成是其它竞争解决方案的两倍,抖动则低了40%。

OTN是下一代协议(ITU G.8251和G.709),以更具效率的方式在光网络上提供多样化的服务,成为边缘路由器、波分复用(WDM)传输装置、电信级以太网和多重服务平台的理想解决方案。OTN应用面临了复杂的时钟挑战,因为它需要多个非整数相关(non-integer-related)频率的低抖动时钟。Silicon Labs Si537x元器件有四重DSPLL,可产生多达八个低抖动输出时钟,简化任何协议、任意端口的10G、40G和100G OTN线卡设计。

DSPLL时钟倍频器可分别配置,并可从2 kHz - 710 MHz的输入产生从2 kHz - 808 MHz的任意频率。这种优异的频率弹性可降低多协议OTN线路卡的成本与复杂度,因为它把多重抖动消除时钟IC的需求降到最低。Si537x元器件具备业界领先的0.4ps抖动性能,其弹性DSPLL架构可简化高速PHY参考时钟。因此,OTU3和OTU4的应用便无需使用分立式基于VCXO的PLL。

Si537x元器件不需要分隔上行低带宽PLL,即可精准地锁定间隔的时钟输入,而这也是OTN线路卡对时钟的重要要求。其它的电信级功能还包括可与SONET兼容的抖动峰值(最大为0.1 dB),创新的无中断切换能力则能将参考切换时的输出时钟相位瞬变降到最低,其所产生的相位瞬变较其它竞争解决方案小25倍。每个DSPLL引擎都具备完全集成的回路滤波器,可支持低至4 Hz的使用者编程带宽,得以一并达成漂移过滤和抖动衰减,并可针对每个波段来配置。

参选公司简介

Silicon Laboratories是高性能模拟与混合信号IC领导厂商,由世界顶尖工程团队开发种类丰富的高集成度专利解决方案,并销售至全球各地客户端。Silicon Laboratories不断推出CMOS工艺的最佳混合信号产品,所采用的先进架构可简化客户的设计程序,加快新产品上市时间。

Silicon Laboratories持续扩大产品线,同时不断进军新市场,提供客户创新的解决方案,公司目标是为客户提供最独特的解决方案来简化他们的设计和制造程序,帮助他们提升产品性能、缩小体积和减少元器件用料。

产品图片  
Copyright ©2010 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.