首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> 降低运放失调电压影响

降低运放失调电压影响 文章 进入降低运放失调电压影响技术社区

一种降低失调影响的低噪声带隙基准电路

  •   张 哲,余先银,张启辉(电子科技大学 电子科学与工程学院,成都 611731)  摘 要:基于经典的带隙基准电路原理,通过优化电路结构和采用寄生NPN晶体管,提出了一种可以降低运放失调电压和等效输入噪声影响的低噪声带隙基准电路。利用运放钳位流过晶体管的电流的比例,降低了运放失调电压和等效输入噪声至带隙输出电压的增益,实现了更稳定的基准电压输出。电路设计采用GSMC 0.18 µm工艺,经过Hspice仿真验证,在2.5 V电源电压下,基准输出电压为1.2 V;在(-40~125)℃温度范围内,基准电压
  • 关键字: 201910  带隙基准电压源  降低运放失调电压影响  低噪声  
共1条 1/1 1

降低运放失调电压影响介绍

您好,目前还没有人创建词条降低运放失调电压影响!
欢迎您创建该词条,阐述对降低运放失调电压影响的理解,并与今后在此搜索降低运放失调电压影响的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473