首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> 超高速集成电路硬件描述语言

超高速集成电路硬件描述语言 文章 进入超高速集成电路硬件描述语言技术社区

基于PI控制的全数字锁相环设计

  • 针对以往全数字锁相环研究中所存在电路结构复杂、设计难度较大和系统性能欠佳等问题,提出了一种实现全数字锁相环的新方法。该锁相环以数字比例积分控制的设计结构取代了传统的一些数字环路滤波控制方法。应用EDA技术完成系统设计,并进行计算机仿真。仿真结果表明:在一定的频率范围内,该锁相环锁定时间最长小于15个输入信号周期,相位抖动小于输出信号周期的5%,且具有电路结构简单、环路性能好和易于集成的特点。
  • 关键字: 比列积分控制  全数字锁相环  超高速集成电路硬件描述语言  现场可编程门阵列  
共1条 1/1 1

超高速集成电路硬件描述语言介绍

您好,目前还没有人创建词条超高速集成电路硬件描述语言!
欢迎您创建该词条,阐述对超高速集成电路硬件描述语言的理解,并与今后在此搜索超高速集成电路硬件描述语言的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473