首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> 脉冲延迟

脉冲延迟 文章 进入脉冲延迟技术社区

FPGA的多路可控脉冲延迟系统

  • 摘要 采用数字方法和模拟方法设计了一种最大分辨率为0.15 ns级的多路脉冲延迟系统,可以实现对连续脉冲信号的高分辨率可控延迟;采用Flash FPGA克服了现有SRAM FPGA系统掉电后程序丢失的缺点,提高了系统反应速度。本系统适用于需要将输入脉冲信号进行精确延迟来产生测试或控制用的连续脉冲信号场合,具有很强的适用性。 关键词  数字方法  模拟方法  分辨率  脉冲延迟  ProASIC3   在科学研究、通信和一些自动控制中,经常需要精确定时的
  • 关键字: FPGA  数字方法  模拟方法  分辨率  脉冲延迟  ProASIC3  
共1条 1/1 1

脉冲延迟介绍

您好,目前还没有人创建词条脉冲延迟!
欢迎您创建该词条,阐述对脉冲延迟的理解,并与今后在此搜索脉冲延迟的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473