首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> 双余度dsp

双余度dsp 文章 进入双余度dsp技术社区

基于通道控制的双余度DSP设计与实现

  •         控制板的外围组成如图1所示,硬件框图如图2所示,主要由外部信息采集单元、双余度DSP模块、应用处理及其输出单元等组成。其中,双余度单元的CPU选用16位定点DSP TMS320LF2407A,其运行最高速率可达40MHz、片内集成多种外设。图中,两个DSP通过CAN总线及I/O口进行控制信息交换及数据通信。两个DSP分别与收发器1、收发器2相连,这两个通道与外部数据或控制总线是相连的,即共享一个外部接口,通道控制逻辑使同
  • 关键字: 双余度DSP  CPU  
共1条 1/1 1

双余度dsp介绍

您好,目前还没有人创建词条双余度dsp!
欢迎您创建该词条,阐述对双余度dsp的理解,并与今后在此搜索双余度dsp的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473