首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> 压控振荡器(vco)

压控振荡器(vco) 文章 进入压控振荡器(vco)技术社区

VCO电压控制振荡器的原理、选型和应用

  • 许多电子应用需要根据其他信号的幅值来改变某个信号的频率。调频信号便是一个很好的例子,其中的载波频率随着调制源幅值的变化而变化。此外,还有锁相环 (PLL):这种电路使用控制系统来改变振荡器的频率和/或相位,以匹配输入参考信号的频率/相位。设计者的目标是:确定如何尽可能以高效、低成本的方式实现该功能,同时确保精度、可靠性以及不受时间和温度影响的稳定性。这就是压控振荡器 (VCO) 的功能。这类器件专用于提供一种频率会在合理的范围内随输入信号的电压幅值变化而变化的输出信号。压控振荡器可用于PLL、频率和相位调
  • 关键字: DigiKey  VCO  

微波频率合成器提供多倍频程覆盖范围和出色的相位噪声性能

  • 简介市场对更高带宽和更高数据速率的需求日益增加,系统频率和调制速率要求不断提高。随着曾经用于军事和国防领域的应用进入消费市场,低功耗变得至关重要。在满足这些要求的同时,还需要保证:不会牺牲电气性能或功能。为了满足这些要求,除了改善进信噪比(SNR)、误码率(BER)和用户熟悉的优质服务外,还必须改善本地振荡器(LO)的相位噪声。 新推出的 ADF5610 是一款集成式锁相环(PLL)和压控振荡器(VCO),充分体现了ADI致力于解决这些问题最终取得的成果。频率覆盖范围ADF5
  • 关键字: SNR  LO  VCO  LUT  PLL  

驱动高压锁相环频率合成器电路的VCO

  • 锁相环(PLL)电路是由压控振荡器(VCO)和鉴相器组成的反馈系统,振荡器信号跟踪施加的频率或相位调制信号是否具有正确的频率和相位。需要从固定低频率信号生成稳定的高输出频率时,或者需要频率快速变化时,都可以使用PLL。典型应用包括采用高频率、电信和测量技术实现滤波、调制和解调,以及实现频率合成。图1所示为基于PLL的频率合成器框图。VCO生成输出信号。通过PLL将其保持在设定频率,并锁定到基准频率。基准频率通常由非常精准的石英振荡器提供。在锁相环电路的反馈路径部分,在鉴相器前通过分频器提供可调的VCO分频
  • 关键字: VCO  PLL  

利用中频压控振荡器实现车载免提通话

  • 摘要:本文利用一款集成的中频压控振荡器(IF-VCO)将手机音频信号转播到FM广播频段。将手机扬声器放置在麦克风附近,这样,在用户驾驶过程中,可以为手
  • 关键字: 压控振荡器  车载免提通话  手机扬声器  麦克风  

电路图天天读(16):射频无线发送电路设计

  • 电路图天天读(16):射频无线发送电路设计-无线数字发射电路采用无线发射芯片TRF4900。TRF4900是TI公司生产的、单片集成的、低价格的、能提供完全功能的多通道FSK发射器。
  • 关键字: 压控振荡器  TI公司  TRF4900  

宽带低误差矢量幅度(EVM)直接变频发射机原理图

  • 宽带低误差矢量幅度(EVM)直接变频发射机原理图-本电路为宽带直接变频发射机模拟部分的完整实现方案(模拟基带输入、RF输出)。通过使用锁相环(PLL)和宽带集成电压控制振荡器(VCO),本电路支持500 MHz至4.4 GHz范围内的RF频率。对来自PLL本振(LO)进行谐波滤波,确保提供出色的正交精度、边带抑制和低EVM。
  • 关键字: VCO  PLL  ADI  变频发射机  

利用数字锁相环测量汽车转速

  • 利用数字锁相环测量汽车转速
  • 关键字: VCO  

信号链基础知识#54 谁是音频时钟的“老板”,谁是主,谁又是从呢?

  • 如果转换器为一个 I2S 从器件,则您必须通过相同源(如果转换器带有,则可以依靠内部 PLL),提供所有三个 I2S 时钟(MCK、BCK 和 LRCK)。
  • 关键字: I2S  DSP  DAC  TI  MCK  SCK  PLL  BCK  LRCK  压控振荡器  VCO  音频  

软件数字收音机系统,包括原理图、电路图及源代码

  • 本作品FPGA和430为核心部件,通过控制本振频率,从而选定不同的电台信号,经过混频产生10.7M频率信号,再经过FPGA解调,功放放大还原成声音。在设计中,我们尽量采用低功耗器件,力求硬件电路的经济性和精简性,充分发挥软件控制灵活方便的特点,来满足设计要求。
  • 关键字: SDR  430单片机  FPGA  VCO  锁相环  

基于ADF4106的低相噪本振设计

  • 为了实现低相噪的本振信号输出,本文设计出一种基于锁相环芯片ADF4106的低相噪本振源。通过实际调试,测试结果满足设计要求,并作为第二点频本振应用于一款通信测试仪器的中。
  • 关键字: ADF4106  本振  压控振荡器  环路滤波器  相位噪声  201706  

如何根据数据表规格算出锁相环(PLL)中的相位噪声

  •   也许你也会跟我一样认为典型数据表中的某些规格难以理解,这是因为其中涵盖了一些你不太熟悉的隐含惯例。对许多RF系统工程师而言,其中一种规格便是锁相环(PLL)中的相位噪声。当信号源被用作本机振荡器(LO)或高速时钟时,相位噪声性能对满足系统要求起到了重要作用。最初从数据表中推断出该规格时似乎就像一个独立的项目。下面我来讲解一下如何通过读取PLL的相位噪声规格来对您的无线电或高速应用可达到的性能进行初步评估。  注意,PLL是一种控制回路,这种系统具备频率响应功能。参考路径中生成的噪声受控于回路中对系统输
  • 关键字: PLL  VCO  

能在整个音频范围内产生谐波的压控振荡器

压控振荡器电路图

低频压控振荡器

具有TTL逻辑电平输出的压控振荡器

共82条 1/6 1 2 3 4 5 6 »
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473