首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> 串并转换

串并转换 文章 进入串并转换技术社区

FPGA系统设计原则和技巧之:FPGA系统设计的3种常用技巧

  • 输入的数据经过选择开关后,分别进入缓冲模块1和缓冲模块2。当数据写入缓冲模块1的时候,数据处理单元从缓冲模块2读取数据进行处理;当数据写入缓冲模块2的时候,数据处理单元从缓冲区模块1读取数据进行处理。
  • 关键字: FPGA系统设计  缓冲模块  乒乓操作  串并转换  流水线处理  

D/A转换在System View环境下的仿真及硬件实现

  • 摘要 针对模拟信号在传输介质中优于数字信号,而设计数模转换模块。首先用System View对DAC模块进了仿真。然后设计的D/A转换的硬件电路。通过设计了一个前置的串并转换电路,不仅可以实现8位并行数字信号的D/A转换,
  • 关键字: 权电流  串并转换  低通滤波  

基于FPGA的双通道汽车涡轮增压叶片温度采集卡研制

  • 摘要:一种应用于汽车涡轮增压器叶片温度检测的双通道数据采集卡,该卡由峰值检测、串行A/D构成模拟电路和由FPGA构成整个数字电路而组成。重点设计了FPGA内部串并转换电路和FIFO,经仿真和实验验证,串并转换和FIFO的
  • 关键字: FPGA  串并转换  FIFO  仿真  

基于CPLD的串并转换和高速USB通信设计

  • 滤波和抗干扰是任何智能仪器系统都必须考虑的问题。在传统的应用系统中,滤波部分往往要占用较多的软件资源和硬件资源。复杂可编程逻辑器件(CPLD)的出现,为解决这一问题开辟了新的途径,采用CPLD实现滤波是一种高效
  • 关键字: CPLD  USB  串并转换  通信设计    

四种常用FPGA/CPLD设计思想与技巧

STM-1并行帧同步系统的设计与FPGA实现

四种常用FPGA/CPLD设计思想与技巧之流水线操作

四种常用FPGA/CPLD设计思想与技巧之串并转换

AT24系列存储器数据串并转换接口的IP核设计

  • 介绍用VHDL语言设计该存储器数据串并转换接口的IP核,从而通过硬件(FPGA或其他可编程芯片)实现AT24系列存储器与8位微处理器之间的并行通信。
  • 关键字: AT  24  存储器数据  串并转换    
共9条 1/1 1

串并转换介绍

您好,目前还没有人创建词条串并转换!
欢迎您创建该词条,阐述对串并转换的理解,并与今后在此搜索串并转换的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473