首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> spf-pll

spf-pll 文章 进入spf-pll技术社区

用于高频接收器和发射器的锁相环-第一部分

  •   第一部分将重点介绍有关PLL的基本概念,同时描述基本PLL架构和工作原理,另外,我们还将举例说明PLL在通信系统中的用途。最后,我们将展示一种运用ADF4111频率合成器和VCO190-902T电压控制振荡器的实用PLL电路。  在第二部分中,我们将详细考察与PLL相关的关键技术规格:相位噪声、参考杂散和输出漏电流。导致这些因素的原因是什么,如何将其影响降至最低?它们对系统性能有何影响?  最后一部分将详细描述构成PLL频率合成器的各个模块以及ADI频率合成器的架构。同时还将简要总结目前市场上有售的频
  • 关键字: PLL  发射器  

基于RFFC2071的变频器设计

  •   •目的  结合 RFMD公司最新的高集成度 ,高线性 IC RFFC2071(包括宽带 VCO, PLL和泪频器)以及其他各类器件产品,为客户提供最优设计方案,缩短研发周期,以便能更好的服务客户。  •应用范围  主要应用于通信市场中各频段室内、室外覆盖用直放站及其它频率变换应用等。  •优势  具有低功耗 , 小体积 ,应用简单的特点 , 具有良好的性能指标 , 包括线性
  • 关键字: VCO  PLL  

ADI公司集成VCO的PLL频率合成器改善基站性能和无线服务质量

  •   Analog Devices, Inc.,全球领先的高性能信号处理解决方案供应商,最近推出一款集成压控振荡器(VCO)的锁相环(PLL)频率合成器ADF4355,移动网络运营商利用它可改善蜂窝基站性能和无线服务质量。 集成VCO的新款PLL频率合成器ADF4355的工作频率可高达6.8 GHz,对于业界当前的载波频率,如此高的频带可提供相当大的裕量。 设计用于蜂窝基站时,无线服务提供商可利用这款新型PLL频率合成器的高工作频率和低VCO相位噪声来提高呼
  • 关键字: ADI  PLL  

系统时钟源的比较选择及高性能PLL的发展趋势

  •   本文分析了晶振模块和PLL合成器这两种主要的系统时钟源的特点,并重点阐述了PLL合成器相对于晶振模块的替代优势。   在所有电子系统中,时钟相当于心脏,时钟的性能和稳定性直接决定着整个系统的性能。典型的系统时序时钟信号的产生和分配包含多种功能,如振荡器源、转换至标准逻辑电平的部件以及时钟分配网络。这些功能可以由元器件芯片组或高度集成的单封装来完成,如图1所示。   系统时钟源需要可靠、精确的时序参考,通常所用的就是晶体。本文将比较两种主要的时钟源——晶体振荡器(XO,简称晶
  • 关键字: PLL  晶振  

改善分数分频锁相环合成器中的整数边界杂散状况

  •   您曾设计过具有分数频率合成器的锁相环(PLL)吗?这种合成器在整数通道上看起来很棒,但在只稍微偏离这些整数通道的频率点上杂散就会变得高很多,是吧?如果是这样的话,您就已经遇到过整数边界杂散现象了 —— 该现象发生在载波的偏移距离等于到最近整数通道的距离时。   例如,若是鉴相器频率为100MHz,输出频率为2001MHz,那么整数边界杂散将为1MHz的偏移量。在这种情况下,1MHz还是可以容忍的。但当偏移量变得过小,却仍为非零值时,分数杂散情况会更加严重。   采用可编程输
  • 关键字: VCO  PLL  

如何实现功率测量的“神同步”

  •   我们在使用功率分析仪的进行测试的时候,选择合适的同步源,如果同步源设定不当,测量值有可能不稳定或出现错误,谐波测量模式还要选择合适的PLL源,不少客户经常提出疑惑,同步源和PLL源有什么异同,他们的作用是什么?   为了能精确的计算功率等测量值,需要从采样数据中按完整的信号周期截取数据,而原始的采样信号有电压和电流两种,由于电压和电流的信号周期不可能完全一样,所以无论选择电压信号周期作为截取依据,还是选择电流信号周期作为截取依据,都无法完美的截取完整的信号周期,怎么办呢?从电压电流中选择畸变小、输入
  • 关键字: PLL  PA6000  

基于DDS驱动PLL结构的宽带频率合成器设计

  •   结合数字式频率合成器(DDs)和集成锁相环(PLL)各自的优点,研制并设计了以DDS芯片AD9954和集成锁相芯片ADF4113构成的高分 辨率、低杂散、宽频段频率合成器,并对该频率合成器进行了分析和仿真,从仿真和测试结果看,该频率合成器达到了设计目标。该频率合成器的输出频率范围为 594~999 MHz,频率步进为5 Hz,相位噪声为-91dBc。        DDS的参考信号由晶振产生,其频率为fref。DDS输出的信号频率为fDDS,频率值由频率控制字(FTW)控制。锁相环
  • 关键字: DDS  PLL  

冗余时钟的平滑时钟切换——电子设计

  •   摘要:   检测到时钟丢失时平滑切换到冗余时钟源有助于避免系统运行中断。   正文:   当今许多数据通信、网络和计算机系统都需要实现时钟冗余。组件或板级故障甚至简单的定期系统维护等引起的任何中断都不应造成系统运行中断。因此,为整个电路工作提供时序的系统时钟必须避免因任何异常情况而中断。带冗余的理想时钟发生器也必须能在检测到时钟错误或丢失的情况下从母时钟源平滑切换到子时钟源或晶振。   以下给出几类常用的冗余时钟方案,其中包括:   动态时钟切换:根据这种方案,系统在检测到母时钟源丢失或错误
  • 关键字: VCO  PLL  

多路SDI信号单波长无损光传输

  •   摘要:针对目前市场上越来越多针对SDI信号的应用需求,提出了多路SDI电信号单波长光纤传输的实现方案,就方案中出现的由于FIFO“写满”或“读空”引起的SDI信号传输误码,提出了一种基于FPGA内部PLL的可控时钟,利用该时钟作为FIFO的读时钟,实现SDI信号无损传输。   引言   串行数字接口(Serial Digital Interface,简写为SDI)是针对演播室环境提出的用单根电缆来传输数字视音频信号的方式。在SMTPE-259M标准中
  • 关键字: SDI  FPGA  光纤  FIFO  PLL  数据还原  201503  

具PLL 的5 输出超低抖动时钟分配器提供独特的多芯片输出同步方法

  •   凌力尔特公司 (Linear Technology Corporation) 推出低相位噪声整数 N 合成器内核 LTC6950,该产品具超低抖动时钟分配输出电路。LTC6950 非常适用于产生和分配具高信噪比 (SNR) 时钟数据转换器必不可少的低抖动信号。当数字化或合成高模拟频率时,保持数据转换器时钟低抖动是实现出色 SNR 水平的基础。例如,新式电子系统需要用 ADC 直接数字化 RF 和高 IF 信号。凭借 18fsRMS 抖动 (在 12kHz 至 20MHz 带宽上),LTC6950 保证
  • 关键字: 凌力尔特  PLL  LTC6950   

基于X波段的经典设计汇总,包括天线、振荡器、滤波器等

  •   根据IEEE 521-2002标准,X波段是指频率在8-12 GHz的无线电波波段,在电磁波谱中属于微波。而在某些场合中,X波段的频率范围则为7-11.2 GHz。通俗而言,X波段中的X即英语中的“extended”,表示“扩展的”调幅广播。本文介绍基于X波段的天线、频率合成器、振荡器等的设计实现方案,供大家参考。   X波段频率合成器设计   本文提出LL频率合成方案是用于频率合成器设计的一种较好的方案,PLL频率合成器在相位噪声特性、杂波抑制及频
  • 关键字: 天线  VCO  PLL  

X波段频率合成器设计

  •   1 引言   随着现代通信技术的不断发展,对频率源的要求越来越高。一方面,由于通信容量的迅速扩大,使得通信频谱不断向高端扩展;另一方面,由于频谱资源的相对匮乏,必须提高频谱利用率,进而对频率源的频谱纯度和频率稳定度都提出了更高的要求。   在无线通信领域中,为了提高频谱利用率,现代通信系统对频率合成器的精度、频率分辨率、转换时间和频谱纯度等指标提出了越来越高的要求。频率合成的方法主要有直接频率合成(DS)、间接频率合成(PLL)和直接数字频率合成(DDS)等方案。直接频率合成体积大、成本高, 有较
  • 关键字: X波段  PLL  VCO  

C波段宽带捷变频率综合器设计

  •   摘要:本文介绍了一种C波段宽带捷变频率综合器的设计方法,采用直接数字频率合成器(DDS)实现频率捷变,采用倍频链路扩展输出带宽,通过与锁相环(PLL)合成产生的本振信号混频将输出频率搬移到C波段。论述了DDS时钟电路、倍频链路以及混频部分的设计方法,并给出了达到的主要技术指标和测试结果。   引言   频率合成器是现代通讯系统必不可少的关键电路, 是电子系统的主要信号源,是决定电子系统性能的关键设备。随着系统对频率源的频率稳定度、频谱纯度、频率范围和输出频率个数的要求越来越高,高稳定、低相位噪声、
  • 关键字: 变频率综合器  DDS  PLL  C波段  合成器  201410  

基于FPGA的任意分频器设计

  •   1、前言   分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如Altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者这种方式只消耗不多的逻辑单元就可以达到对时钟的操作目的。   2、整数倍分频器的设计   2.1 偶数倍分频   偶数倍分频器的实现非常简单,只需要一个计数器进行计数就能实现。如需要N分频
  • 关键字: FPGA  分频器  PLL  

怎样为定时应用选择合适的采用PLL的振荡器

  • 电子产品世界,为电子工程师提供全面的电子产品信息和行业解决方案,是电子工程师的技术中心和交流中心,是电子产品的市场中心,EEPW 20年的品牌历史,是电子工程师的网络家园
  • 关键字: 定时应用  PLL  振荡器  内部时钟  合成器IC技术  
共146条 3/10 « 1 2 3 4 5 6 7 8 9 10 »
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473