首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> spartan.fpga

spartan.fpga 文章 进入spartan.fpga技术社区

AC-Link数字音频VHDL编/解码的FPGA设计

  •        提出一种利用FPGA实现AC-Link数字音频处理的设计方案.AC-Link音频编解码系统以VHDL模块进行设计,经过波形仿真和结果验证后,将程序下载到FPGA中实现1这种设计方法可以缩短设计周期,提高设计的可靠性和效率。            引言         数字音频处理是指为真
  • 关键字: AC-Link VHDL FPGA   

FPGA在语音存储与回放系统中的应用

  •   1 引言   随着数字信号处理器、超大规模集成电路的高速发展,语音记录技术已从模拟录音阶段过渡到数字录音阶段。在数字化录音技术中,压缩后的语音数据有些存储在硬盘中,有些存储在带有掉电保护功能的RAM或FLASH存储器中。笔者介绍的语音存储与回放系统,未使用专用的语音处理芯片,不需要扩展接口电路,只利用FPGA作为核心控制器,就能完成语音信号的数字化处理,即实现语音的存储与回放。   2 系统总体结构   数字化语音存储与回放系统的基本工作原理是将模拟语音信号通过模数转换器(A/D)转换成数字信号
  • 关键字: FPGA  

基于DVD-ROM应用的内容加扰系统的VLSI设计

  •   摘 要:本文介绍了一种基于DVD-ROM应用的内容干扰系统(CSS)的设计和实现。该系统可有效防止对DVD盘片的非法拷贝。文中通过对其工作原理和实际应用的分析,给出其最终实现方案,并用Verilog HDL完整整个系统的设计。功能仿真和FPGA验证表明,设计成功。   关键词:内容加扰系统;DVD;Verilog HDL;FPGA验证   引 言   DVD-ROM的视频和音频数据是经过加密编码的,加扰的源是标题密钥(Tittle Key),同时标题密钥被光盘密钥(光盘密钥)加密,主机在播放影碟
  • 关键字: FPGA DVD CSS VLSI   

使用FPGA测试的一些有效方法

  • 引言   随着芯片设计技术越来越成熟,越来越多的产品选择使用SoC(System on Chip)的技术实现。然而,每一次流片不一定都能达到预期的效果。根据Synopsys公司统计,有超过60%的公司需要重新流片(respin)。在这个过程中浪费了大量的金钱,一次修正平均的花费就超过100万美元。如果一旦错过了商品推出的最佳时机,那么错过市场机会的代价则以数千万美元计,甚至更高。据统计,在需要respin的芯片中有43%是在前端的设计和实现的时候产生的逻辑功能错误。如何避免或减小如此高的风险是每一
  • 关键字: FPGA  

基于FPGA系统易测试性的研究

  • 引 言 现代科技对系统的可靠性提出了更高的要求,而FPGA技术在电子系统中应用已经非常广泛,因此FPGA易测试性就变得很重要。要获得的FPGA内部信号十分有限、FPGA封装和印刷电路板(PCB)电气噪声,这一切使得设计调试和检验变成设计中最困难的一个流程。另一方面,当前几乎所有的像CPU、DSP、ASIC等高速芯片的总线,除了提供高速并行总线接口外,正迅速向高速串行接口的方向发展,FPGA也不例外。每一条物理链路的速度从600 Mbps到10 Gbps,高速I/O的测试和验证更成为传统专注于FPG
  • 关键字: FPGA  

基于FPGA的USB2.0虚拟逻辑分析仪的设计与实现

  • 引言   传统的逻辑分析仪体积庞大、价格昂贵、通道数目有限,并且在数据采集、传输、存储、显示等方面存在诸多限制,在很大程度上影响了其在实际中的应用。选用高性能的FPGA芯片进行数据处理,充分利用PC的强大处理功能,配合LabView图形化语言开发的虚拟逻辑分析仪,其数据处理和传输速率大大提高,适用性极大增强,其显示、操作界面和低廉的成本较之传统的逻辑分析仪具有极大的优势和发展前景。   工作原理   本设计选用Altera公司的Cyclone系列FPGA器件EP1C3进行数据采集和处理,外接SRAM
  • 关键字: FPGA  

采用FPGA实现广播视频基础系统设计

  • HDTV视频内容创作的繁荣以及在带宽受限的广播信道环境中传送这些视频内容的方法,不断催生新的视频压缩标准和相关视频图像处理设备。
  • 关键字: 基础  系统  设计  视频  广播  FPGA  实现  采用  

基于FPGA的步进电机控制器设计

  •   步进电机是一种将电脉冲信号转换成相应的角位移的特殊电机,每改变一次通电状态,步进电机的转子就转动一步。目前大多数步进电机控制器需要主控制器发送时钟信号,并且要至少一个I/O口来辅助控制和监控步进电机的运行情况。在单片机或DSP的应用系统中,经常配合CPLD或者FPGA来实现特定的功能。本文介绍通过FPGA实现的步进电机控制器。该控制器可以作为单片机或DSP的一个直接数字控制的外设,只需向控制器的控制寄存器和分频寄存器写入数据,即町实现对步进电机的控制。   1 步进电机的控制原理   步进电机是数
  • 关键字: FPGA  

一种CAN息线光纤传输接口设计

  •   摘要 在分析CAN总线双绞线和光纤传输特点的基础上,提出一种基于光纤收发一体模块及CAN总线控制器SJAl000的光纤传输接口设计方案;详细介绍光纤收发器的选取及传输接口的实现;根据光纤收发一体模块对信号源时钟提取的要求以及CAN总线的非破坏性总线仲裁的特点,设计了一种CAN总线信号编解码方法,井用FPGA加以实现;通过实际的通信实验验证了设计方案的正确性,并根据实验数据对CAN总线在两种介质下的传输性能作了比较。   关键词 CAN总线 光纤 传输接口 FPGA   引 言   作为一种成熟的
  • 关键字: CAN总线 光纤 传输接口 FPGA  

FPGA如何同DDR3存储器进行接口?

  •   大家好,我叫Paul Evans,是Stratix III产品营销经理。到目前为止,我已经从事了6年的双倍数据速率存储器工作,今天和大家一起讨论一下DDR3。DDR3的主要难题之一是它引入了数据交错,如屏幕上所示。   为了更好地进行演示,我们将使用这里所示的Stratix III DDR3存储器电路板。它上面有几个高速双倍数据速率存储器,例如DDR2 UDIMM插槽、RLD RAM、QDR,当然,还有DDR3 UDIMM插槽。因此,我们所要做的就是通过Quartus软件来下载一个简单设计,FPGA
  • 关键字: FPGA DDR3 存储器  

利用FPGA进行高速可变周期脉冲发生器设计

  •   1 概括   要求改变脉冲周期和输出脉冲个数的脉冲输出电路模块在许多工业领域都有运用。采用数字器件设计周期和输出个数可调节的脉冲发生模块是方便可行的。为了使之具有高速、灵活的优点,本文采用atelra公司的可编程芯片FPGA设计了一款周期和输出个数可变的脉冲发生器。经过板级调试获得良好的运行效果。   2 总体设计思路   脉冲的周期由高电平持续时间与低电平持续时间共同构成,为了改变周期,采用两个计数器来分别控制高电平持续时间和低电平持续时间。计数器采用可并行加载初始值的n位减法计数器。设定:当
  • 关键字: FPGA  

增值服务:FPGA分销关键词

  •   FPGA是现场可编程门阵列产品的简称。消费电子等领域的迅猛发展,引起了FPGA厂商的重视,他们纷纷应对发展推出了新的产品以满足市场需要。Xilinx及时推出适应新技术需要的Spartan-3A系列,Altera公司推出低功耗的CycloneIII系列产品,ACTEL公司推出了IGLOO系列。FPGA市场展开新一轮的竞争,各大FPGA厂商的分销商都在配合原厂大力推广新的产品。   FPGA分销对技术支持要求高   FPGA产品的技术专业性较强,它的分销与ASIC(专用集成电路)、ASSP(特定应用的
  • 关键字: FPGA  

基于FPGA的数字视频转换接口的设计与实现

  •   引言   本文从实际应用的角度出发,采用FPGA作为主控芯片,设计了一款数字视频接口转换设备,该设备针对于MT9M111这款数字图像传感器产生的ITU-R BT.656格式数据进行采集、色彩空间变换、分辨率转换等操作,完成了从ITU-R BT.656格式数据到DVI格式数据的转换,使得MT9M111数字图像传感器的BT656数据格式图像能够以1280×960(60Hz)和1280×1024(60Hz)两种显示格式在DVI-I接口的显示器上显示,并且还具有图像静止功能,在系统空
  • 关键字: FPGA 数字视频 接口 传感器   

基于FPGA的数字视频转换接口的设计与实现

  •   引言   本文从实际应用的角度出发,采用FPGA作为主控芯片,设计了一款数字视频接口转换设备,该设备针对于MT9M111这款数字图像传感器产生的ITU-R BT.656格式数据进行采集、色彩空间变换、分辨率转换等操作,完成了从ITU-R BT.656格式数据到DVI格式数据的转换,使得MT9M111数字图像传感器的BT656数据格式图像能够以1280×960(60Hz)和1280×1024(60Hz)两种显示格式在DVI-I接口的显示器上显示,并且还具有图像静止功能,在系统空
  • 关键字: FPGA  

利用SmartCompile和赛灵思的设计工具进行设计保存

  •   在FPGA环境下,设计保存实施比较复杂,需要保存的事项包括:一项设计的HDL描述、一个模块的综合网表、约束文件内的布局信息,以及在局部比特文件中的配置数据。赛灵思集成软件环境(ISE) 9.1i 软件以新的SmartCompile 技术为特色,其中包含两种新的方法:SmartGuide和Partitions,这两种方法可以保存像布局或布线这样的设计执行数据,并且可以减少解决问题所花费的时间。   SmartGuide采用命名和拓朴匹配技术来识别一个FPGA设计中相对于以前的实现还没有发生改变的各个部
  • 关键字: FPGA  
共6384条 390/426 |‹ « 388 389 390 391 392 393 394 395 396 397 » ›|

spartan.fpga介绍

您好,目前还没有人创建词条spartan.fpga!
欢迎您创建该词条,阐述对spartan.fpga的理解,并与今后在此搜索spartan.fpga的朋友们分享。    创建词条

热门主题

Spartan.FPGA    树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473