首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> sdram-based

sdram-based 文章 进入sdram-based技术社区

零基础学FPGA (二十四)必会! 从静态时序分析到SDRAM时序收敛(上篇)

  •   下面我们进入正题,今天我们讲时序   一、从静态时序分析说起   我理解的静态时序分析,就是我们在不加激励的情况下,通过对电路进行时序的延迟计算,预计电路的工作流程,对电路提出我们需要的一些约束条件,比如我们需要从A寄存器到B寄存器的延迟不能大于10ns,如果我们不添加时序约束,综合工具可能会有好几条路径,按照它自己的要求来布局布线,那么从A寄存器到B寄存器的时间就有可能是20ns或者15ns之类的路径,而我们需要的是不能大于10ns,因此,我们需要添加时序约束,再根据特定的时序模型,使我们的系统
  • 关键字: FPGA  SDRAM  

零基础学FPGA (二十三) SDR SDRAM(架构篇)

  •   今天我们来讲的是SDRAM的架构以及设计,这也是小墨第一次接触架构,也谈不上给大家讲,就是把我理解的当做一个笔记分享给大家,有什么错误也请积极指正,毕竟我也是没有老师教,也是自己摸索的,难免有些不合理的地方。   一、SDRAM 工作部分   1、上电初始化        我们先来看第一部分,上电初始化。上电初始化我们知道,上电之后我们需要等待200us的稳定期,这段时间我们可以用一个定时器来计数,这没什么问题,然后进入的是预充电部分,这个时候,预充电的时候,sdram_cmd
  • 关键字: FPGA  SDRAM  

零基础学FPGA (二十二) SDR SDRAM(理论篇)

  •   其实说实话这一个月来也没怎么看新知识,大体梳理了一下以前学过的知识,回顾了一下SOPC的学习。对于SOPC的学习我打算暂时先放一放,因为前面还有一个要写的没有完成,也是一直以来无法写起的一个题目,就是今天我们要写的SDRAM的操作。等写完这个,我们再回到SOPC,带领大家调USB2.0!   由于SDRAM本身就是一个比较复杂的东西,之前小墨在学这方面东西的时候感觉很是吃力,于是那时候便暂时放下了,知道年后这段时间,小墨又重新拾起这个知识点,想要一口气把它调通了,再往下看其他的东西。学SDRAM,理
  • 关键字: FPGA  SDRAM  

零基础学FPGA (二十) 举一反三,基于SOPC的定时器中断与串口数据收发

  •   SOPC的课程已经结束了,短短4天,要消化的内容还真不少。今天又开始了DDR2 SDRAM的课程,其实在我来北京之前他们已经开始SDRAM的课程了,想起我做SDRAM的时候,真的是好费劲,又没人指点,代码写了一大串,前仿真也做的差不多,后仿就不行了,有些东西不知道怎么解决,还涉及到时序约束这门听起来高大上的知识,所以那段时间把我纠结的不轻。看样子在我离开北京之前这边应该是一直讲SDRAM了,上课的是李凡老师,一个很和蔼,很低调的老师,据说已经做了三四十年的工程师了,也是国内顶尖的人物了。打算这几天好好
  • 关键字: SOPC  SDRAM  

多运动物体检测与跟踪算法实现,高精度室内定位系统设计

  •   项目主要内容:   运动目标的检测与跟踪已在众多的领域得到了广泛的应用,但是由于嵌入式处理器自身的速度限制,此类应用主要集中在PC机上,相对来说,成本较高而且灵活性和移动性能不够好。将此算法应用到嵌入式系统上能有效地降低成本、提高设备的移动性和灵活性、减小设备体积,具有实际意义。   由于目前嵌入式处理器速度和处理器硬件结构的限制,常用的嵌入式微处理器(比如ARM9、XScale)很难达到实时高速检测跟踪的要求。于是为了达到高速精确检测和跟踪多运动目标的要求,综合考虑FPGA各方面的优点,本项目提
  • 关键字: SDRAM  Ethernet  

FPGA系统设计的仿真验证之:SDRAM读写控制的实现与Modelsim仿真

  •   7.6 典型实例13:SDRAM读写控制的实现与Modelsim仿真   7.6.1 实例的内容及目标   1.实例的主要内容   本节旨在通过分析SDRAM控制器,介绍了SDRAM的基本工作模式。最后使用Modelsim对读写控制器进行仿真,帮助读者进一步了解一个真实的器件模块是如何进行Modelsim仿真的。   2.实例目标   通过本实例,读者应达到下面的目标。   · 了解SDRAM存储器的工作模式。   · 熟悉Modelsim仿真的基本流程。
  • 关键字: SDRAM  Modelsim  

基于ARM7的畜牧养殖智能消毒机器人控制系统设计

  •   1 总体方案设计   畜牧养殖智能消毒机器人控制系统由机器人智能控制模块、监视模块、及无线网络通讯模块等三大部分组成。工作过程是通过接入互联网的手机或者微型计算机客户端通过无线网络向远程的机器人发送控制指令代码,期间传输信号由发送端使用加密狗加密。当信号经互联网发送到接收终端时,智能消毒机器人网络模块把接收的指令传送到处理器,处理器指示驱动模块驱动智能消毒机器人执行动作。运动的同时监视模块把采集到的图像通过无线互联网传输到客户机端,其整体结构如图1所示。        1.1 智
  • 关键字: ARM7  SDRAM  

数字电视机顶盒设计方案、技术文献集锦

  •   “数字电视机顶盒”,它是一种将数字电视信号转换成模拟信号的变换设备,它对经过数字化压缩的图像和声音信号进行解码还原,产生模拟的视频和声音信号,通过电视显示器和音响设备给观众提供高质量的电视节目。它采用了兼容的办法,在中国一直延续到现在。本文介绍了几种数字电视机顶盒的设计和使用,供大家参考。   数字电视机顶盒导航式操作系统设计方案   本文对机顶盒各项业务和操作功能进行模块化细分归类,借鉴目前主流消费电子产品操作系统的模式,采用导航式操作系统,在主菜单上使用M×
  • 关键字: SDRAM  CPLD  

基于CX2443x解码内核的数字电视机顶盒设计

  •   当前,广播电视正处于模拟技术向数字技术,单向广播向双向交互式传输,基本业务向扩展和增值业务的过渡和发展阶段。数字有线电视机顶盒正是这一发展阶段的产物。借助机顶盒,人们不仅可以用原有的模拟电视收看数字电视节目,还可利用数字机顶盒交互式功能获得电子节目指南(EPG)、视频点播(VOD)、收发电子邮件、数据广播、远程教育等增值服务。具体操作上,需要在用户终端的模拟电视机上加装机顶盒以完成数字电视信号和数据的接入,并完成视音频信号的解码输出。本文介绍了机顶盒系统的硬件设计。   器件的选型   选择芯片时
  • 关键字: CX2443x  SDRAM  

Wide I/O、HBM、HMC将成存储器新标准

  •   现行的DDR4及LPDDR4存储器都是以既有的DRAM设计为基础,其中许多技术已沿用长达十余年,而今无论是系统总频宽或中央处理器(CPU)等作业环境都不可同日而语。有鉴于此,发展新的解决方案为眼下业界的共识,Wide I/O、HBM及HMC等三大新存储器标准遂成业界关注重点。   据ExtremeTech网站报导指出,过去近20年来存储器规格已从第一代的SDRAM DIMM发展至DDR4-3200,成长高达48倍。因此,现今业界虽针对是否应进一步以此标准定义DDR5有所争议,更多人却倾向发展新的存储
  • 关键字: SDRAM  DDR4  

详解TINY6410硬件电路设计之二

  •   书接上回, CPU,NANDFLASH和SDRAM是嵌入式系统中最重要的三个组成部分。作为嵌入式系统的神经元NANDFLASH,上回得到了充分的分析,不知道你还有印象没有。这次我们来分析下友善的TINY6410的心脏--SDRAM部分。之所以说其为嵌入式系统的心脏,是因为嵌入式系统在运行过程中,操作系统、应用程序等都在其中。如果没有该部分,嵌入式系统可以裸机运行,这样就失去了嵌入式系统的优势。   S3C6410支持两个DRAM片选,可以分别最大接256MB的内存。片内 DRAM控制器是来自ARM的
  • 关键字: TINY6410  SDRAM  NANDFLASH  

存储器撞墙效应谁来解?

  •   存储器撞墙效应谁来解?许多业者将改善记忆体撞墙效应的希望寄托在HMC技术上,不过目前为止的推进仍很缓慢,截至目前为止仍未见有采行HMC记忆体的电脑系统,预计2015年才会登场,即便如期登场,从技术到系统也历经4年时间。
  • 关键字: 存储器  AMD  SDRAM  

基于STM32F4x9的LCD显示设计,硬件设计指南

  •   随着人机界面(GUI)在医疗、工业以及消费电子各应用领域需求的日益增长,高集成度、高性能的TFT液晶显示方案成为电子产品设计开发的重要组成部分。在无内置液晶控制器的情况下,单片机与具有内置控制器的液晶板之间往往采用串行或并行的总线接口连接,受限于连接总线的数据传输速度,难以支持较高的显示分辨率和画面质量。   意法半导体推出了基于ARM Cortex-M4内核的STM32F4x9微处理器,借助内置的LCD-TFT显示控制器和Chrom-ARM图形加速器,使SVGA高分辨率和高品质显示画面质量成为可能
  • 关键字: STM32  LCD  SDRAM  

Diodes DDR总线终端稳压器 有效处理最新DDR4内存规格

  •   Diodes公司 (Diodes Incorporated) 推出低压差线性稳压器AP2303,可产生DDR 2丶3丶3L及4 SDRAM内存系统所需的总线终端电压。新器件适用于下一代机顶盒丶主板和显卡等产品,能够连续抽出及灌入高达1.75A的电流,并为DDR标准提供精准度达±2%经严格稳压的VTT输出电压,甚至是满载电压。   新款稳压器通过简单的外部电阻网络来设定产品所需的DDR内存终端电源,并且利用标准的多层陶瓷电容器来输出电源,有助于简化组装流程丶降低元件成本,以及缩减印刷电路
  • 关键字: Diodes  SDRAM  AP2303  

DDR Memory 系统裕量的特性化研究

  •   Memory是系统运行和性能的核心。设计人员需要更好地了解内存子系统,以优化系统吞吐能力。   如今Memory炙手可热。最近在加利福尼亚州举行的2014 MemCon盛况空前,展厅里展示了几乎所有关于Memory的产品,参会的人也热情高涨。   会议主题是,是否有更为行之有效的方法来特性化分析DDR Memory的系统裕量。尤其是DDR子系统(DDR controller, PHY和 I/O))被嵌入到芯片用于承担处理器和外部DDR存储器之间的数据交互任务,这使得这种分析变得更加困难。 要知道,
  • 关键字: MEMCON  Memory  DDR-SDRAM  
共171条 3/12 « 1 2 3 4 5 6 7 8 9 10 » ›|
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473