首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> pll-vco

pll-vco 文章 进入pll-vco技术社区

利用数字锁相环测量汽车转速

  • 利用数字锁相环测量汽车转速
  • 关键字: VCO  

信号链基础知识#54 谁是音频时钟的“老板”,谁是主,谁又是从呢?

  • 如果转换器为一个 I2S 从器件,则您必须通过相同源(如果转换器带有,则可以依靠内部 PLL),提供所有三个 I2S 时钟(MCK、BCK 和 LRCK)。
  • 关键字: I2S  DSP  DAC  TI  MCK  SCK  PLL  BCK  LRCK  压控振荡器  VCO  音频  

软件数字收音机系统,包括原理图、电路图及源代码

  • 本作品FPGA和430为核心部件,通过控制本振频率,从而选定不同的电台信号,经过混频产生10.7M频率信号,再经过FPGA解调,功放放大还原成声音。在设计中,我们尽量采用低功耗器件,力求硬件电路的经济性和精简性,充分发挥软件控制灵活方便的特点,来满足设计要求。
  • 关键字: SDR  430单片机  FPGA  VCO  锁相环  

如何根据数据表规格算出锁相环(PLL)中的相位噪声

  •   也许你也会跟我一样认为典型数据表中的某些规格难以理解,这是因为其中涵盖了一些你不太熟悉的隐含惯例。对许多RF系统工程师而言,其中一种规格便是锁相环(PLL)中的相位噪声。当信号源被用作本机振荡器(LO)或高速时钟时,相位噪声性能对满足系统要求起到了重要作用。最初从数据表中推断出该规格时似乎就像一个独立的项目。下面我来讲解一下如何通过读取PLL的相位噪声规格来对您的无线电或高速应用可达到的性能进行初步评估。  注意,PLL是一种控制回路,这种系统具备频率响应功能。参考路径中生成的噪声受控于回路中对系统输
  • 关键字: PLL  VCO  

PLL回路滤波器设计的调整指南

  •   假设您已经通过迭代信息传递相位边限和回路带宽在锁相环(PLL)上花费了一些时间。但遗憾地是,还是无法在相位噪声、杂散和锁定时间之间达成良好的平衡。感到泄气?想要放弃?等一下!你是否试过伽马优化参数?  伽马优化参数  伽马是一个数值大于零的变量。当伽马等于1时,相位边限在回路频处会达到最大值(图1)。很多回路滤波器设计方法把伽马值设为1,这是个很好的起点,但还有进一步优化的空间。  图1:伽马等于1时的波德图  伽马能够有效用于优化带内相位噪声,尤其是因压控振荡器 (VCO) 带来
  • 关键字: PLL  回路滤波器  

PLL回路滤波器设计的调整指南

  •   假设您已经通过迭代信息传递相位边限和回路带宽在锁相环(PLL)上花费了一些时间。但遗憾地是,还是无法在相位噪声、杂散和锁定时间之间达成良好的平衡。感到泄气?想要放弃?等一下!你是否试过伽马优化参数?  伽马优化参数  伽马是一个数值大于零的变量。当伽马等于1时,相位边限在回路频处会达到最大值(图1)。很多回路滤波器设计方法把伽马值设为1,这是个很好的起点,但还有进一步优化的空间。  图1:伽马等于1时的波德图  伽马能够有效用于优化带内相位噪声,尤其是因压控振荡器 (VCO) 带来
  • 关键字: PLL  滤波器  

【E问E答】模拟锁相环电路锁定检测问题解答

  •   模拟锁相环电路锁定检测问题解答  1.PLL锁定有那些检测方法,它们特点是什么?  一种是最为简单的数字检测,它利用输入参考的分频信号与VCO反馈的分频信号,在PFD里鉴相的结果,通过连续结果时钟周期检测到鉴相的脉宽小于某值,作为锁定的有效判决规则。这种检测方式,判决方式简单,判断的结果只有锁定和非锁定两种情况。  另一种方式是模拟锁定检测,也称为N沟道漏级开路检测,它的实现原则是通过对于PFD输出的超前和滞后脉冲做XOR操作,直接将得出的结果输出。由于XOR的结果有是一串高低的脉冲,所以需要外部电路
  • 关键字: 锁相环  PLL  

PLL振荡电路图

PLL陷波滤波器可以用于阻拦不需要的频率

  • 经常有要阻挡某些频率信号的情况,其中最常见的是50Hz或60Hz的电力线工频。图1中的PLL陷波滤波器可以用于阻拦不需要的频率。IC1LM567C是一只音调解码器。C1、R1A和R1B等元件决定了IC1探测的频率F:F=1/[C1(R1A+R1B)]。...
  • 关键字: PLL  陷波滤波器  

双环路时钟发生器可清除抖动并提供多个高频输出

  • 随着数据转换器的速度和分辨率不断提升,对具有更低相位噪声的更高频率采样时钟源的需求也在不断增长。时钟输入面临的积分相位噪声(抖动)是设计师在设计蜂窝基站、军用雷达系统和要求高速和高性能时钟信号的其他设计
  • 关键字: PLL    双环路    相位噪声  

选择你的PLL锁定时间测量

  • 时钟速度的提高和更严格的信号时序增加了对精准的高频模块的需求。PLL(锁相环)基于输入信号生成高频输出信号,是一种备受欢迎的用于产生高频信号的电路。当PLL参考时钟和PLL反馈时钟的频率和相位相匹配时,PLL则被称
  • 关键字: PLL  时间测量  

用于PLL/VCO和时钟IC供电的超低噪声线性调节器

  • 宽带通信系统通常需要超低噪声调节器来为VCO和PLL供电。调节器还必须能够抑制其输入端出现的任何纹波。在一般系统中,交流输入转换为隔离式直流供电轨,例如-48 V直流。该供电轨继而转换为隔离式12 V系统轨,为通信
  • 关键字: 超低噪声调节器    PLL    VCO    时钟IC    供电轨  

定时决定一切:如何使用部分 PLL 创建调制波形

  • 我们可能都见到过需要随时间变化扫描频率的情况。如果您遇到这样的问题,可以考虑雷达等应用,在这类应用中发送的信号不仅可由目标反射回来,而且还能够与接收到的信号进行比较,如下图 1 所示。观察频率 (Df) 差异
  • 关键字: PLL    调制波形    波形调制  

如何为你的定时应用选择合适的基于PLL的振荡器

  • 十几年前,频率控制行业推出了基于锁相环(PLL)的振荡器,这是一项开拓性创新技术,采用了传统晶体振荡器(XO)所没有的多项特性。凭借内部时钟合成器IC技术,基于PLL的XO可编程来支持更宽广的频率范围。这一突破消除了
  • 关键字: 锁相环  PLL  振荡器  抖动  相位噪声  

基于ADIsimPLL 3.1的锁相环环路滤波器设计

  • 对锁相环环路滤波器进行简单分析,对ADIsimPLL 3.1模拟软件的功能特点做了简要介绍,并利用仿真软件对一款频率合成器的环路滤波器进行仿真设计,结果表明该软件在设计应用中方便快捷,能够帮助设计出满足指标要求且性能稳定的环路滤波器。
  • 关键字: 环路带宽  PLL  环路滤波器  压控灵敏度  
共178条 2/12 « 1 2 3 4 5 6 7 8 9 10 » ›|
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473