首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> pll-vco

pll-vco 文章 进入pll-vco技术社区

ADI公司为无线应用推出高分辨率PLL

  •   Analog Devices发布了ADF4157——一款最新的高频率、小数N分频锁相环(PLL)频率合成器,适合用于需要低相位噪声和超精细控制分辨率的应用,例如卫星通信、专用集群移动通信网(PMR)、仪器和无线基站设备,其中包括那些支持GSM,PCS,DCS, WiMAX,CDMA 和W-CDMA网络。这种25 bit固定系数分频器提供超精细频率分辨率。ADI公司的设计软件和仿真软件能够大大简化和改善环路滤波器设计,该软件可在ADI公司的网站:http://www.analog.com/adisimp
  • 关键字: 通讯  无线  网络  ADF4157  ADI  PLL  放大器  

采用单芯片KH93L001UC实现USB Phone功能

  •   摘要:KH93L001UC是旺宏微电子(苏州)有限公司推出的单芯片USB Phone解决方案;本文介绍了这颗芯片的基本框架,并详细介绍了如何采用这款芯片来实现VOIP功能。   关键词:USB,HID,Codec,PLL,网络电话 1.概述   KH93L001UC是旺宏微电子(苏州)有限公司2006年推出的USB Phone单芯片解决方案,其内部高度集成了USB Transceiver,Voice Codec,PLL,Regulator,蜂鸣器接口,HID键盘接口及GP
  • 关键字: USB  HID  Codec  PLL  网络电话  MCU和嵌入式微处理器  

数字娱乐设备中采用多锁相环和扩频时钟进行设计的优势

  • 数字电视行业正在以惊人的速度发展,LCD和PDP(平板显示器)已约占总出货量的50%。据估计,数字电视(DTV)市场在2006年至2010年之间的复合年增长率(CAGR)将猛增到23%。成品数字电视产品价格的迅速下降将导致OEM、ODM和EMS厂商都更加注重减少元器件数量、降低材料成本和加强集成度。从这种意义上讲,制造厂商有必要对每一个加入到系统中的元器件进行充分考虑,也包括系统的核心——时钟。   由于数字电视的产量巨大,制造厂商最关注的就是如何在供应高质量的产品的同时,让大众的消费更加划算。随着电
  • 关键字: 消费电子  锁相环  PLL  扩频时钟  模拟IC  

卓联推出集成模拟/数字PLL系列器件样品

  •   卓联半导体公司(Zarlink Semiconductor Inc.)日前宣布推出集成模拟/数字PLL(锁相环路)的系列器件样品。新器件满足所有同步以太网时钟要求,包括ITU-T(国际电信联盟)的最新建议标准。   2007年6月通过的ITU-T G.8262 标准 (原G.paclock)规定了同步以太网网络设备中使用的时钟器件的最低性能要求。该标准规定的PLL性能参数包括漂移、抖动、瞬态相位、时钟带宽、频率精度和保持等。   “卓联半导体公司是提供满足所有同步以太网时钟要求的单片器件的第一家
  • 关键字: 卓联  PLL  

用负阻原理设计高稳定度VCO

  • 摘 要:介绍了利用负阻原理、采用改进型克拉泼电路设计的高稳定度LC压控振荡器(VCO),其频率范围为180MHz~210MHz。用ADS进行了仿真,最后给出了测量结果,实际表明它们是一致的。该电路采用相角补偿,提高了频率稳定度,降低了相位噪声。该方法设计简单、调试方便、成本低。 关键词:负阻 VCO 克拉泼电路 相位噪声 压控振荡器(VCO)是锁相环路的重要组成部分。随着电子技术的发展,出现了许多集成的VCO芯片。考虑到高频率稳定度、低相噪的要求,这里采用Agilent公司生产的低噪声晶体管
  • 关键字: VCO  负阻  工业控制  克拉泼电路  相位噪声  工业控制  

新型双环900MHz、1800MHz频段数字调谐系统

  • 王仁发,林秩盛,陆南昌,熊 燕(中山大学 电子与通信工程系, 广州 510275)    摘 要:研究了DDS+双PLL构成的新型数字调谐系统:A环产生DDS所需的时钟信号,B环产生高频输出。B环使调谐器输出频率f0作较大变化,A环和DDS使f0作小变动。该系统工作频率为850MHz~925MHz和1700MHz~1850MHz,频率分辨率可达25kHz。在单片微机控制下,可实现跳频。   关键词:数字调谐系统 DDS PLL 跳频   数字调谐系统是现代收发信机的核心,其性能直接影响通信质
  • 关键字: DDS  PLL  数字调谐系统  跳频  

Linear同步降压型 DC/DC 转换器以扩频或 PLL 模式工作

  • 提供高达 600mA 的电流 凌力尔特公司(Linear Technology Corporation)推出高效率、2.25MHz、同步降压型稳压器 LTC3543,该器件可提供高达 600mA 的连续输出电流,采用 2mm x 3mm DFN 封装。LTC3543 能以 2.25MHz 恒定频率、扩频或同步锁相环(PLL)模式工作,从而为实现非常低噪声运作
  • 关键字: DC/DC  Linear  PLL  单片机  电源技术  模拟技术  模式工作  嵌入式系统  同步降压型  转换器  

FCC和ETSI对ASK调制/短距离UHF发送器的要求

  • 概述 针对用于遥控钥匙(RKE)、家庭自动化、家庭安全系统和其他无线操控设备的无执照发送器,美国的FCC和欧洲的ETSI都规定了其发射功率电平的限制值。这些功率限制要求对这些设备的有意发射和无意或杂散发射均适用。结合这些功率限制值并遵循相应的测试规程,以确定设备的功率辐射是否符合所制定的规范。测试仪器设置和发送器辐射特性之间的关系对测试结果(即通过或不合格)影响很大。 本应用笔记阐述了幅移键控(ASK)信号的调制谱、发送器的相位噪声和发送器VCO瞬态频率牵引对测试结果的影响。 ASK调制谱 可以这
  • 关键字: ASK  VCO  测量  测试  相位噪声  

ADI公司带2.8 GHz VCO的14通道时钟发生器

  •  在单芯片中提供全部关键的定时功能 ——新的时钟IC具有低抖动、高集成度特性,提高了系统的可靠性并且降低了成本。 美国模拟器件公司(Analog Devices, Inc.,纽约证券交易所代码: ADI),全球领先的高性能信号处理解决方案供应商,今日在马萨诸塞州诺伍德市(Norwood, Mass.)发布业界首款将低相位噪声时钟发生和小于1 ps 低抖动14通道时钟分配功能集成在一起的时钟集成电路(IC)。AD9516系列集成了一个整数
  • 关键字: 14通道  2.8  ADI  GHz  VCO  时钟发生器  

如何设计一个低噪声压控振荡器

  • 在开放的ISM和短距离装置(SRD)频段上工作的发射器和接收器都需要高性能的压控振荡器(VCO)。 ...
  • 关键字:   VCO  LC  锁相环    

串行输入PLL集成频率合成器MB15A02及其应用

  • MB15A02是日本富士通公司开发的集成PLL频率合成器。它采用变模分频技术,是一个单片串行输入PLL频率合成器,MB15A02具有如下特点:
  • 关键字: PLL  15A  A02  MB    

Dallas推出晶体时钟发生器DS1080L

  •    Dallas Semiconductor近期推出一款晶体时钟发生器DS1080L。DS1080L内部集成锁相环(PLL),用于产生时钟输出,同时还具有三种引脚可选的倍频速率和三种抖动幅度,可降低EMI;其周期抖动低至75ps。DS1080L提供扩频禁用模式和关断模式,可节省功耗。   DS1080L具有1、2和4三种引脚可选的整数倍频因子,当与一个低成本16MHz至34.4MHz晶体配合使用时,能够产生16MHz至134MHz输出频率。引脚可选的中心扩频抖动幅度可选择为
  • 关键字: Dallas  PLL  时钟  

基于单片数字收音机TEA5768HL

  • 摘    要:本文通过介绍以TEA5768HL为代表的单片数字收音机在低电压MCS-51系统中的应用实例,详细分析了单片数字收音机芯片TEA5768HL的应用系统设计和软件实现方法,并提出了在数字收音机中使用软件控制方法实现抗镜像频率干扰、从而准确调谐广播电台的新思路。关键词:I2C;MCU;PLL;数字调谐引言TEA576x系列单片数字收音机被广泛地应用在数字音响,便携式CD、VCD、DVD、手机等数字消费电子系统里。但是由于该数字收音机芯片与传统的超外差式收音机的调谐原理
  • 关键字: I2C  MCU  PLL  数字调谐  
共178条 12/12 |‹ « 3 4 5 6 7 8 9 10 11 12
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473