首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> fpga-to-asic

fpga-to-asic 文章 进入fpga-to-asic技术社区

FPGA创新中心落户无锡国家集成电路设计基地

  • 可编程解决方案领导厂商赛灵思公司(Xilinx)与无锡国家高新技术产业开发区管理委员会今天共同宣布成立无锡国家集成电路设计基地FPGA(现场可编程门阵列)创新中心,并隆重举行赛灵思正式授权“无锡国家集成电路设计基地—赛灵思联合实验室”揭牌仪式。无锡新区管委会副主任朱晓红以及赛灵思公司研究实验室高级总监、全球大学计划负责人Patrick Lysaght等出席了成立大会并为联合实验室揭牌。 作为国家级的集成电路设计基地,新的FPGA创新中心的成立以及联合实验室的打造,意味着可编程设计在电子设计领域的
  • 关键字: 嵌入式系统  单片机  FPGA  无锡  集成电路设计  嵌入式  

FPGA:22年从配角到主角

  •     任何一个从事后看来很成功的新事物从诞生到发展壮大都不可避免地经历过艰难的历程并可能成为被研究的案例,FPGA也不例外。1985年,当全球首款FPGA产品——XC2064诞生时,注定要使用大量芯片的PC机刚刚走出硅谷的实验室进入商业市场,因特网只是科学家和政府机构通信的神秘链路,无线电话笨重得像砖头,日后大红大紫的Bill Gates正在为生计而奋斗,创新的可编程产品似乎并没有什么用武之地。   事实也的确如此。最初,FPGA只是用于胶合逻辑,从胶合逻辑到算法
  • 关键字: 嵌入式系统  单片机  FPGA  嵌入式  

数字差分BPSK扩频接收机的设计与FPGA实现

利用FPGA实现UART的设计

  • 引 言   随着计算机技术的发展和广泛应用,尤其是在工业控制领域的应用越来越广泛,计算机通信显的尤为重要。串行通信虽然使设备之间的连线大为减少,但随之带来串/并转换和位计数等问题,这使串行通信技术比并行通信技术更为复杂。串/并转换可用软件实现,也可用硬件实现。用软件实现串行传送大多采用循环移位指令将一个字节由高位到低位(或低位到高位)一位一位依次传送,这种方法虽然简单但速度慢,而且大量占用CPU的时间,影响系统的性能。更为方便的实现方法是用硬件,目前微处理器串行接口常用的LSI 芯片是UART(通用异
  • 关键字: 嵌入式系统  单片机  UART  FPGA  

基于FPGA的八位RISC CPU的设计

  •     1  引 言   随着数字通信和工业控制领域的高速发展,要求专用集成电路(ASIC)的功能越来越强,功耗越来越低,生产周期越来越短,这些都对芯片设计提出了巨大的挑战,传统的芯片设计方法已经不能适应复杂的应用需求了。SoC(System on a Chip)以其高集成度,低功耗等优点越来越受欢迎。开发人员不必从单个逻辑门开始去设计ASIC,而是应用己有IC芯片的功能模块,称为核(core),或知识产权(IP)宏单元进行快速设计,效率大为提高。CPU 的IP
  • 关键字: 嵌入式系统  单片机  RISC  CPU  FPGA  

Altera首次实现了对关键工业以太网协议的FPGA IP支持

  •   Altera公司日前宣布为工业自动化应用中的以太网通信协议提供FPGA支持,这些应用包括ProfiNet、Ethernet/IP、Modbus-IDA、EtherCAT、SERCOS III接口和Ethernet Powerlink等。这些关键通信协议的知识产权(IP)内核现在可以在Altera低成本Cyclone®系列FPGA中实现。   设计人员利用工业以太网IP内核可以在一块电路板上实现任何标准,这不但减小了外形尺寸,而且节省了时间。系统OEM能够以高性价比方式在其自动化产品中增加工业
  • 关键字: 工业以太网  FPGA  IP  嵌入式  工业控制  

基于FPGA的智能控制器设计及测试方法研究

  • 摘要:通过模糊自整定PID控制器的设计,本文提出了一种基于VHDL描述、DSP Builder和Modelsim混合仿真、FPGA实现的智能控制器设计及测试新方法。首先,通过MATLAB仿真,得出智能控制器的结构和参数。然后,基于VHDL进行智能控制器的数字化实现及其开环测试。在此基础上,通过分析一般智能控制器的测试特点,采用DSP Builder构建闭环测试系统,Modelsim运行DSP Builder生成文件来验证QuartusII中所做VHDL设计的测试方法。实验表明,该测试方法能有效模拟控制器的
  • 关键字: 嵌入式系统  单片机  FPGA  智能控制器  嵌入式  

Stratix II FPGA系统电源设计

  • 基于MAX1951的诸多特点,本文给出了采用该器件为Stratix II FPGA系统供电以降低其功耗的设计方案。
  • 关键字: 电源  设计  系统  FPGA  II  Stratix  

Altera宣布其Cyclone III FPGA提供对EtherCAT IP支持

  •   Altera公司日前宣布为EtherCAT技术协会的EtherCAT协议提供知识产权(IP)支持。此前IP是针对Cyclone® II器件,现在将针对Altera新的低成本、低功耗Cyclone III FPGA。   EtherCAT技术协会执行总监Martin Rostan说:“在竞争非常激烈的工厂自动化设备市场上,企业正在寻找能够迅速突出产品优势的新功能和特性。Cyclone III FPGA实现对EtherCAT的支持,使设计人员能够以高性价比方式,轻松加入实时以太网功能。”   
  • 关键字: 嵌入式系统  单片机  Altera  FPGA  Cyclone  EtherCAT  IP  嵌入式  

利用FPGA实现UART的设计

  • 引 言   随着计算机技术的发展和广泛应用,尤其是在工业控制领域的应用越来越广泛,计算机通信显的尤为重要。串行通信虽然使设备之间的连线大为减少,但随之带来串/并转换和位计数等问题,这使串行通信技术比并行通信技术更为复杂。串/并转换可用软件实现,也可用硬件实现。用软件实现串行传送大多采用循环移位指令将一个字节由高位到低位(或低位到高位)一位一位依次传送,这种方法虽然简单但速度慢,而且大量占用CPU的时间,影响系统的性能。更为方便的实现方法是用硬件,目前微处理器串行接口常用的LSI 芯片是UART(通用异
  • 关键字: 嵌入式系统  单片机  FPGA  UART  嵌入式  

降低FPGA功耗的设计

  •   使用这些设计技巧和ISE功能分析工具来控制功耗   新一代 FPGA的速度变得越来越快,密度变得越来越高,逻辑资源也越来越多。那么如何才能确保功耗不随这些一起增加呢?很多设计抉择可以影响系统的功耗,这些抉择包括从显见的器件选择到细小的基于使用频率的状态机值的选择等。   为了更好地理解本文将要讨论的设计技巧为什么能够节省功耗,我们先对功耗做一个简单介绍。   功耗包含两个因素:动态功耗和静态功耗。动态功耗是指对器件内的容性负载充放电所需的功耗。它很大程度上取决于  频率、电压和负载
  • 关键字: 嵌入式系统  单片机  FPGA  功耗  嵌入式  

扩频通信系统的FPGA实现

  •   扩频通信自上世纪50年代中期被美国军方开始研究以来,一直为军事通信所独占,广泛应用于军事通信、电子对抗以及导航、测量等各个领域。进入上世纪90年代以后,扩频通信又开始向各种民用通信领域发展,典型的如CDMA和GPS等。应用最广的是直接序列扩频方式(DSSS)。它是将待传送的信息数据被伪随机码调制,实现频谱扩展后再传输,接收端则采用相同的编码进行解调及相关处理,恢复原始信息数据。   本文采用VHDL语言、Altera公司的集成开发环境QuartusII 6.0和Cyclone系列芯片EPlC3T14
  • 关键字: 通讯  无线  网络  FPGA  无线  通信  

如何成功地完成ASIC原型验证

  •   原型验证---用软件的方法来发现硬件的问题   在芯片tap-out之前,通常都会计算一下风险,例如存在一些的严重错误可能性。通常要某个人签字来确认是否去生产。这是一个艰难的决定。ASIC的产品NRE的费用持续上升。一次失败的ASIC流片将会推迟数个月的上市时间。谁愿意承担签字的责任呢? 一些BUG通过仿真和Emulation是抓不到的。传统的验证方法认为设计的功能符合功能定义就是对的。 但功能定义到底对不对呢?唯一的办法就是建立一个真实的硬件:原型。   基于FPGA的原型 --- 一个虚拟
  • 关键字: 嵌入式系统  单片机  ASIC  嵌入式  

快速实现基于FPGA的脉动FIR滤波器

  • 引言   目前,用FPGA(现场可编程门阵列)实现FIR(有限冲击响应)滤波器的方法大多利用FPGA中LUT(查找表)的特点采用DA(分布式算法)或CSD码等方法,将乘加运算操作转化为位与、加减和移位操作。这些结构需要占用器件较多的LE(逻辑元件)资源,设计周期长,工作频率低,实时性差。本文提出一种基于Stratix系列FPGA器件的新的实时高速脉动FIR滤波器的快速实现方法。利 用FGPA集成的DSP(数字信号处理器)乘加模块定制卷积运算单元,利用VHDL(甚高速集成电路硬件描述语言)元件例化语句快
  • 关键字: 嵌入式系统  单片机  FPGA  脉动FIR滤波器  嵌入式  

采用FPGA的图像采集卡的设计

  •   现代化生产和科学研究对视频图像采集系统的要求日益提高。传统的图像采集卡速度慢、处理功能简单、采用分立元件、电路非常复杂;而且可靠性差、不易调试、不能很好地满足特殊要求。FPGA(现场可编程门阵列)是专用集成电路中集成度最高的一种,用户可对FPGA内部的逻辑模块和I/O模块重新配置,以实现用户所需逻辑功能。用户对FPGA的编程数据放入芯片,通过上电加载到FPGA中,对其进行初始化;也可在线对其编程,实现系统在线重构。基于FPGA技术的图像采集主要是通过集成的FPGA开发板,使用软件编程把图像的采集控制程
  • 关键字: 嵌入式系统  单片机  FPGA  图像采集卡  嵌入式  
共6728条 419/449 |‹ « 417 418 419 420 421 422 423 424 425 426 » ›|

fpga-to-asic介绍

您好,目前还没有人创建词条fpga-to-asic!
欢迎您创建该词条,阐述对fpga-to-asic的理解,并与今后在此搜索fpga-to-asic的朋友们分享。    创建词条

热门主题

FPGA-to-ASIC    树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473