首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> dds-pll

dds-pll 文章 进入dds-pll技术社区

【E问E答】模拟锁相环电路锁定检测问题解答

  •   模拟锁相环电路锁定检测问题解答  1.PLL锁定有那些检测方法,它们特点是什么?  一种是最为简单的数字检测,它利用输入参考的分频信号与VCO反馈的分频信号,在PFD里鉴相的结果,通过连续结果时钟周期检测到鉴相的脉宽小于某值,作为锁定的有效判决规则。这种检测方式,判决方式简单,判断的结果只有锁定和非锁定两种情况。  另一种方式是模拟锁定检测,也称为N沟道漏级开路检测,它的实现原则是通过对于PFD输出的超前和滞后脉冲做XOR操作,直接将得出的结果输出。由于XOR的结果有是一串高低的脉冲,所以需要外部电路
  • 关键字: 锁相环  PLL  

PLL振荡电路图

PLL陷波滤波器可以用于阻拦不需要的频率

  • 经常有要阻挡某些频率信号的情况,其中最常见的是50Hz或60Hz的电力线工频。图1中的PLL陷波滤波器可以用于阻拦不需要的频率。IC1LM567C是一只音调解码器。C1、R1A和R1B等元件决定了IC1探测的频率F:F=1/[C1(R1A+R1B)]。...
  • 关键字: PLL  陷波滤波器  

dds正弦波信号发生器

  • 在数字信号处理器飞速发展的今天,微处理器的应用已主领着电子技术领域的潮流,先进的数字信号处理技术,能实现各种复杂的功能。对正弦波信号发生器而言,数字DDS技术的诞生,使波形发生器技术有了进一步的飞跃。就数字DDS波形...
  • 关键字: dds  正弦波  信号发生器  

双环路时钟发生器可清除抖动并提供多个高频输出

  • 随着数据转换器的速度和分辨率不断提升,对具有更低相位噪声的更高频率采样时钟源的需求也在不断增长。时钟输入面临的积分相位噪声(抖动)是设计师在设计蜂窝基站、军用雷达系统和要求高速和高性能时钟信号的其他设计
  • 关键字: PLL    双环路    相位噪声  

选择你的PLL锁定时间测量

  • 时钟速度的提高和更严格的信号时序增加了对精准的高频模块的需求。PLL(锁相环)基于输入信号生成高频输出信号,是一种备受欢迎的用于产生高频信号的电路。当PLL参考时钟和PLL反馈时钟的频率和相位相匹配时,PLL则被称
  • 关键字: PLL  时间测量  

CPLD DDS正交信号源滤波器

  • 桂林电子科技大学 韩剑 李德明 冯雪1 引言由于传统的多波形函数信号发生器需采用大量分离元件才能实现,且设计复杂,这里提出一种基于CPLD的多波形函数信号发生器。它采用CPLD作为函数信号发生器的处理器,以单片机和
  • 关键字: CPLD  DDS  单片机  

CPLD 实现DDS 信号源的设计

  • 中文摘要:利用CPLD 在高速数据处理方面的特点设计出以VHDL 硬件描述语言为设计输入, 以AL TERA 公司的 EPM 7256 芯片为设计载体, 基于DDS 技术的任意波形信号发生器。该信号发生器能同时输出两路信号, 输出信号的频
  • 关键字: CPLD  DDS 信号源  设计  

基于DDS芯片AD9852的雷达回波模拟器设计

  • 摘要 基于直接数字频率合成技术DDS的原理,分析了影响DDS频率输出的核心因素。在此基础上仿真验证了相位累加器的位数对DDS频率输出的作用。介绍了一种DDS芯片AD9852并基于这种芯片提出了一种雷达回波模拟器的设计,
  • 关键字: DDS  相位累加器  AD9852  

用于PLL/VCO和时钟IC供电的超低噪声线性调节器

  • 宽带通信系统通常需要超低噪声调节器来为VCO和PLL供电。调节器还必须能够抑制其输入端出现的任何纹波。在一般系统中,交流输入转换为隔离式直流供电轨,例如-48 V直流。该供电轨继而转换为隔离式12 V系统轨,为通信
  • 关键字: 超低噪声调节器    PLL    VCO    时钟IC    供电轨  

定时决定一切:如何使用部分 PLL 创建调制波形

  • 我们可能都见到过需要随时间变化扫描频率的情况。如果您遇到这样的问题,可以考虑雷达等应用,在这类应用中发送的信号不仅可由目标反射回来,而且还能够与接收到的信号进行比较,如下图 1 所示。观察频率 (Df) 差异
  • 关键字: PLL    调制波形    波形调制  

用DDS芯片AD9835开发的精度频率信号发生器

  • 高精度测量往往需采用高精度、高稳定性、高分辨率的频率信号源。采用多个锁相环构成的频率合成器,电路复杂、价格昂贵,且信号建立时间长、动态特性较差。近年来发展起来的直接数字式频率合成器(DDS)采用高速数字电
  • 关键字: AD9835    DDS    精度频率    信号发生器  

基于AD9850的多功能信号源设计

  • 摘要 :AD9850以芯片为多功能信号源频率合成核心,以单片机(89C52)为控制和数据处理核心,实现了正弦波、方波及AM、FM、ASK、FSK、PSK 等调制波形的产生和输出。结合键盘和显示部分,实现了任意频率值的选择和显示,
  • 关键字: 多功能信号源  DDS  89c52  AD9850  

基于Verilog的多路相干DDS信号源设计

  • 摘要:传统的多路同步信号源常采用单片机搭载多片专用DDS芯片配合实现。该技术实现复杂,且在要求各路同步相干可控时难以实现。本文在介绍了DDS原理的基础上,给出了用Verilog_HDL语言实现相干多路DDS的工作原理、设
  • 关键字: DDS  现场可编程门阵列(FPGA)  相位累加器  Verilog_HDL  

基于DDS构建可调频稳幅信号发生器

  • 摘要 系统采用基于DDS工作原理的AD9851,以单片机为控制核心,设计了可产生频率可调的稳幅高精度正弦波、方波信号发生器。输出级通过椭A滤波器去除高频噪声以稳定信号,并采用乙类推免功率放大器电路以提高系统的负
  • 关键字: DDS  椭圆滤波器  乙类推免功率放大器  
共390条 4/26 |‹ « 2 3 4 5 6 7 8 9 10 11 » ›|
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473