首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> irig―b码

irig―b码 文章 进入irig―b码技术社区

分布式录波器高精度同步时钟信号的实现

  • 同步时钟信号是分布式录波器系统任务顺利完成的关键。介绍一种利用可编程CPLD器件实现性能优良的分布式同步信号源。通过高度集成,将IRIG-B(DC)解码器以及系统的各种同步逻辑电路集成在一个MAXII570芯片中,构成一个高精度同步系统,从而达到最佳同步效果。
  • 关键字: 分布式同步逻辑  IRIG-B  CPLD  

IRIG-B的编码输出电路

基于CPLD的IRIG-B码对时方式在继电保护装置中的应用

  • 时间的精确和统一是变电站自动化系统的最基本要求。只有电力系统中的各种自动化设备(如故障录波器、继电保护装置、RTU微机监控系统等)采用统一的时间基准,在发生事故时,才能根据故障录波数据,以及各开关、断路器动
  • 关键字: 通信报文对时  GPS IRIG-B码对时  继电保护  

基于CPLD器件在时间统一系统中的应用

  • 引言随着电子技术的发展,对遥测信号的帧结构的可编程度、集成度的要求越来越高,用于时间统一系统的B码源的设计也趋于高度集成化。为了适应现代靶场试验任务的要求,我们采用Altera的CPLD器件,将用于产生B码的各种
  • 关键字: CPLD  时间统一系统  IRIG-B码  

一种低成本的无线IRIG-H(DC)解码器

  • 摘要:基于ATmega8单片机设计出一种简单、可靠、低成本的H码(DC)解码器。通过标准RS485接口接收差分H码信号,信号经隔离后通过单片机解码程序处理,转换成标准时间码(时分形式)通过无线方式发送给其他设备。此设计增
  • 关键字: IRIG-H  ATmega8  nRF905  无线  解码  

基于FPGA的IRIG-B码解码器设计

  • 摘要 针对基于单片机的IRIG—B码解码器解码精度低、工作稳定性差等问题,提出了一种基于FPGA的IRIG—B码解码器设计。在实现过程中着重分析了输
  • 关键字: IRIG―B码  解码  毛刺  

基于FPGA的IRIG-B标准DC code编码器VHDL设计

  • 为了实现靶场时统终端输出IRIG-B标准DC code信号,采用VHDL语言在FPGA逻辑电路中设计了DC code编码器硬件电路,通过QuartusⅡ软件建立工程文件对VHDL语言DC code编码器电路进行编译和仿真,获得了符合IRIG-B标准的DC code信号。经过实践验证,该电路具有实现方法简单、电路稳定性好、精度高的特点,实测同步精度小于1μs。
  • 关键字: IRIG-B  FPGA  code  VHDL    

基于FPGA的IRIG-B编码器的设计

  • 我国靶场测量、工业控制、电力系统测量与保护、计算、通信、气象等测试设备均采用国际标准IRIG-B格式的时间码(简称B码)作为时间同步标准。B码是一种串行的时间格式,分为直流码(DC码)和交流码(AC码)两种,其格式和码
  • 关键字: IRIG-B  FPGA  编码器    

多功能内置式IRIG-B码终端设计

  • 摘要:在分析武器装备靶场试验测控设备同步技术现状基础上,提出了一种多功能内置式IRIG-B码终端设计;给出了终端的组成、功能与工作过程,详细介绍了IRIG-B码采集模块、IRIG-B码产生模块和软件模块的设计;终端具有
  • 关键字: 设计  终端  IRIG-B  内置  多功能  

基于FPGA的IRIG-B(DC)码解码

  • 摘要:在分析了IRIG-B(DC)码码型特点的基础上,提出了一种IRIG-B(DC)时间码解码的设计方法。该方法由少量外围电路与一片现场可编程门阵列(FPGA)芯片组成,来实现对IRG-B(DC)码的解码、1 PPS信号输出、实时时间显示以
  • 关键字: IRIG-B  FPGA  DC  解码    

基于CPLD的IRIG-B码对时方式在继电保护装置中的应

  • 时间的精确和统一是变电站自动化系统的最基本要求。只有电力系统中的各种自动化设备(如故障录波器、继电保...
  • 关键字: IRIG-B码  对时方式  在继电保护  

IRIG-B码对时方式在继电保护装置中的应用

  • 摘要:随着变电站自动化技术的发展,对变电站内时间的精确和统一提出了更高的要求。本文提出了一种采用IRIG-B时间码来时时的方案。在这种对时方案中,每个变电站只安装一个GPS接收装置,利用RS422/485总线传输IRIG-
  • 关键字: IRIG-B  对时方式  继电保护装置  中的应用    

FPGA实现IRIG-B(DC)码编码和解码的设计

  • 为达到IRIG-B码与时间信号输入、输出的精确同步,采用现代化靶场的IRIG-B码编码和解码的原理,从工程的角度出发,提出了使用现场可编程门阵列(FPGA)来实现IRIG-B码编码和解码的设计方案和体系结构,设计中会涉及到几个不同的时钟频率,FPGA对时钟的同步性具有灵活性、效率高、且功耗低。抗干扰性好的特点。结果表明,FPGA能够确保为从设备提供同源的时钟基准,使时钟与信号的延迟控制在200 ns以内,从而得到了IRIG-B码与时间精确同步的效果。
  • 关键字: IRIG-B  FPGA  DC  编码    

基于FPGA的IRIG-B(DC)码产生电路设计

  • 摘要:提出了一种IRIG-B(DC)码产生电路的设计方法。采用Altera公司低功耗Cyclone FPGA系列中的EPlC6T144、8段数码管、晶体振荡器和MAX3232E等器件构成硬件电路、使用VHDL语言设计IRIG-B直流时间码的软件。为了设置和
  • 关键字: IRIG-B  FPGA  DC  产生电路    

基于FPGA的IRIG-B编码器实现

  • 摘要:旨在设计一款基于FPGA的IRIG-B时间系统。该系统采用FPGA作为控制器,GPS引擎M12T作为标准时钟源,利用M12T输出的100 pps信号触发IRIG-B编码模块,完成DC码编码。在DC码的基础上,通过正弦查找表实现了IRIG-B交
  • 关键字: 实现  编码器  IRIG-B  FPGA  基于  FPGA  
共15条 1/1 1

irig―b码介绍

您好,目前还没有人创建词条irig―b码!
欢迎您创建该词条,阐述对irig―b码的理解,并与今后在此搜索irig―b码的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473