首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> fir数字滤波器

fir数字滤波器 文章 进入fir数字滤波器技术社区

使用FPGA构建的数字滤波器设计方案

  • 使用FPGA构建的数字滤波器设计方案-本文简要介绍了FIR数字滤波器的结构特点和基本原理,提出基于FPGA和DSP Builder的FIR数字滤波器的基本设计流程和实现方案。##FIR 数字滤波器的详细设计。
  • 关键字: 数字滤波器  fpga  fir数字滤波器  

基于Matlab的FIR数字滤波器设计方案

  • 基于Matlab的FIR数字滤波器设计方案-目前,数字信号处理在通信、语音、图像、自动控制、雷达、军事、航空航天、医疗和家用电器等众多领域得到了广泛的应用。在数字信号处理应用中,FIR数字滤波器的重要地位日益突现并已获得广泛应用。
  • 关键字: Matlab  FIR数字滤波器  

基于FPGA的串行多阶FIR滤波器设计

  • 摘要 FIR滤波器的设计分为滤波器系数计算和滤波器结构的具体两个部分。为说明使用FPGA实现FIR的灵活性,文中列举了一个多阶串行FIR滤波器实例,并给出主要的源代码和相关模块的时序和功能说明,最后使用Matlab和Quar
  • 关键字: FPGA  FIR数字滤波器  Matlab  仿真  

基于VerilogHDL的FIR数字滤波器设计与仿真

  • 引言数字滤波器是语音与图像处理、模式识别、雷达信号处理、频谱分析等应用中的一种基本的处理部件, ...
  • 关键字: VerilogHDL  FIR数字滤波器    
共4条 1/1 1

fir数字滤波器介绍

  FIR数字滤波器的对称特性,可以先进行加法运算,然后对加法运算的结果进行串行乘累加运算,从而得到改进的串行结构。与串行结构相比,改进的滤波器完成一次滤波的时钟周期减半,乘累加次数减半,提高了处理速度,但同时要消耗更多的硬件资源。  从串行结构中可以看出,FIR滤波过程就是一个信号逐级延迟的过程,将各级延迟输出加权累加,得到滤波输出,其中最主要的运算是乘累加运算。FIR每完成一次滤波过程需要进行 [ 查看详细 ]

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473