首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> 译码器

译码器 文章 进入译码器技术社区

74ls138译码器内部电路逻辑图功能表应用简介

  • 74HC138:74LS138 为3 线-8 线译码器,共有 54/74S138和 54/74LS138 两种线路结构型式,其74LS138工作原理如下:
    当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2B))为
    低电平时,可将地址端(A、B、C)
  • 关键字: 138  74  ls  译码器    

74ls138译码器内部电路逻辑图及功能表

  • 74HC138:74LS138 为3 线-8 线译码器,共有 54/74S138和 54/74LS138 两种线路结构型式,其74LS138工作原理如下:
    当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2B))为
    低电平时,可将地址端(A、B、C)
  • 关键字: 138  74  ls  译码器    

七种判奇电路实现方法的分析比较

  • 目前数字电子技术基础课程的实验内容包括验证性实验、综合性实验、设计性实验三部分,每一部分实验内容安...
  • 关键字: 判奇电路  门电路  译码器  组合逻辑  

DTMB标准BCH译码器设计

  • BCH码是目前最为常用的纠错码之一,我国的数字电视广播地面传输标准DTMB也使用了缩短的BCH码作为前向纠错编码的外码。针对该BCH码的特点,采用BM译码算法,设计了一种实时译码器。与其它设计方案相比较,显著减少了占用逻辑数量。整个设计在Stratix II FPGA上进行了综合验证,满足了设计要求。
  • 关键字: 数字电视  译码器  BM算法  201202  

通用音调译码器集成电路LM567的原理及应用

  • 通用音调译码器集成电路LM567的原理及应用 567为通用音调译码器,当输入信号于通带内时提供饱和晶体管对地 ...
  • 关键字: 音调  译码器  集成电路  LM567  

LTE中卷积码的译码器设计与FPGA实现

  • 摘要:基于长期演进(LTE)的Tail-biting卷积码,介绍了维特比译码算法,它是一种最优的卷积码译码算法。由于Tail-biting卷积码的循环特性,采用固定延迟译码的方法,降低了译码复杂度。通过使用全并行的结构及简单的回
  • 关键字: FPGA  LTE  卷积码  译码器    

WIMAX LDPC码译码器的FPGA实现

  • 摘要:设计了基于TDMP-NMS算法的码率码长可配置LDPC码译码器,支持WIMAX标准LDPC码的译码。通过插入最短的...
  • 关键字: WIMAX  TDMP  BP算法  译码器  

基于CMMB系统的LDPC译码器的设计与实现

  • 摘要:根据CMMB中LDPC码校验矩阵的结构特点,提出了一种部分并行译码结构的实现方法,并在XILINX的VirtexIV的XC4VLX80型FPGA上实现了这种结构。该设计充分利用了LDPC校验矩阵的规律,采用了一种适当的硬件结构和独特
  • 关键字: CMMB  LDPC  系统  译码器    

74ls138译码器内部电路逻辑图功能表简单应用

  • 74HC138:74LS138 为3 线-8 线译码器,共有 54/74S138和 54/74LS138 两种线路结构型式,其74LS138工作原理如下:
    当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2B))为
    低电平时,可将地址端(A、B、C)
  • 关键字: 138  74  ls  译码器    

基于FPGA的Viterbi译码器设计

  • 摘要:卷积码及其Viterbi译码是现代通信系统中常用的一种信道编码方法。文中介绍了Viterbi译码算法的原理,分析了Viterbi译码器的结构,然后用Verilog语言设计了一种基于Altera公司的EP3C120F780C8芯片的(2,l,7)Vi
  • 关键字: Viterbi  FPGA  译码器    

译码器在数字电路设计中的应用

  • 摘要:译码器在数字系统中具有重要的地位,它除了常为其它集成电路产生片选信号之外,还可以作为数据分配器、函数发生器用。以TTL系列中规模芯片3/8线译码器74HCl38为例介绍了译码器在电路设计中的应用。
    关键词:
  • 关键字: 译码器  数字  电路设计  中的应用    

一种基于流水线的SpaceWire路由器研究

无线红外传输设计技术(08-100)

DVB-S2中BCH译码器的硬件设计

  •   1 引言   第二代数字卫星广播标准DVB-S2自发布以来一直广受关注,他采用了由BCH外码和LDPC内码级联而成的前向纠错编码(FEC)系统,有效地降低了系统解调门限,几乎可以接近香农限,此外还使用了多种具有高频带利用率的调制方式,大幅度提高了信道传输能力。DVB-S2技术上的突破扩大了他的应用范围,服务范围包括广播业务(BS)、数字新闻采集(DSNG)、数据分配/中继,以及Internet接人等交互式业务。同时新的编码技术使其可以工作在更为恶劣的信道环境中,保证了卫星传输的通信质量。卫星数字电视
  • 关键字: 嵌入式系统  单片机  数字卫星  DVB-S2  译码器  
共29条 2/2 « 1 2

译码器介绍

概述   译码器是组合逻辑电路的一个重要的器件,其可以分为:变量译码和显示译码两类。   变量译码一般是一种较少输入变为较多输出的器件,一般分为2n译码和8421BCD码译码两类。   显示译码主要解决二进制数显示成对应的十、或十六进制数的转换功能,一般其可分为驱动LED和驱动LCD两类。   译码是编码的逆过程,在编码时,每一种二进制代码,都赋予了特定的含义,即都表示了一个确定的信号或者 [ 查看详细 ]

译码器专栏文章

更多

相关主题

热门主题

编/译码器    树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473