首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> 流水线

流水线 文章 进入流水线技术社区

一个用于流水线模数转换器的高精度、低功耗采样保

  • 介绍了一个用于高精度模数转换器,采用0.25μmCMOS工艺的高性能采样保持电路。该采样保持电路的采样频率为20MHz,允许最大采样信号频率为10MHz,在电源电压为2.5V的情况下,采样信号全差分幅度为2V。通过采用全差分flip-around结构,而非传统的电荷传输构架,因而在同等精度下,大大降低了功耗。为了提高信噪比,采用自举开关。Hspice仿真结构显示:在输入信号为5MHz的情况下,无杂散动态范围(SFDR)为92.4dB.该电路将被用于一个14位20MHz流水线模数转换器。
  • 关键字: 流水线  高精度  低功耗  采样保持电路    

可重构平台下AES算法的流水线性能优化

  • 摘要 AES-Rijndael算法是美国取代DES的新一代分组加密算法标准,也是事实上的国际标准。本文在可重构平台上针对 128位密钥长度AES算法的流水线性能优化技术进行了研究,通过对基本运算优化、循环展开、轮内流水线、轮
  • 关键字: 性能  优化  流水线  算法  平台  AES  重构  

一种基于流水线的SpaceWire路由器研究

一种基于FPGA并行流水线的FIR滤波器设计方案

  • 1 Fir滤波器原理
    有限冲激响应(FIR)数字滤波器和无限冲激响应(IIR)数字滤波器广泛应用于数字信号处理系统中。IIR数字滤波器方便简单,但它相位的非线性,要求采用全通网络进行相位校正,且稳定性难以保障。FIR滤
  • 关键字: FPGA  FIR  并行  流水线    

流水线ADC中高速比较器的设计和分析

  • 1、前言  在任何一个高速高分辨率的模数转换器中,高精度和快速比较器总是起着至关重要的作用。与其它种类的ADC相比,流水线ADC 有着高速、高分辨率的特点。因此,它在电子系统中,有着广泛的应用。流水线ADC由许多
  • 关键字: ADC  流水线  比较器  分析    

8位微控制器体系架构的设计研究

  •   摘  要: 本文分析了目前8位微控制器的更新和设计趋势,主要讨论其RISC体系架构的产品设计,并重点从体系架构的角度出发,就高性能、低功耗两方面对在设计中采用的关键技术进行了探讨研究。    关键词: RISC;微控制器;低功耗;流水线    1.引言   微控制器(Microcontroller)自上世纪70年代出现以来,在将近30年的时间里得到了迅猛的发展和广泛的应用。随着微电子技术的飞速发展,微控制器以其性能好、体积小、价格优、功能齐全等突出优点被广泛应用于家
  • 关键字: 微控制器  RISC  低功耗  流水线  MCU  

AD1672 单片12位模数转换器的原理及其应用

  •   摘 要: ad1672是美国adi公司最近推出的一种新器件,它采用4级流水线闪烁式模数转换结构,单电源工作,12位分辨率,3msps采样速率,非常适用于通信、图象处理和医疗设备新电路设计。   关键词:闪烁式模数转换器 流水线 不失码 超量程   一、 概述 ad1672是美国adi公司最近推向市场的一种新型单片式模数转换器(adc)。片上含有4个高性能采样保持放大器(sha)和4个闪烁式adc及电压基准。它采用4级流水线结构,输出带有误差修正逻辑电路,并采用bicmos工艺,从而保证在3msps
  • 关键字: 闪烁式模数转换器  流水线  不失码  MCU和嵌入式微处理器  

32位嵌入式CPU中系统控制协处理器的设计

  • 摘  要:系统控制协处理器是MIPS体系结构CPU中必需的一个单元模块。它最主要的功能就是利用一系列特权寄存器记录当前CPU所处的状态,负责异常/中断处理,提供指令正常执行所需的环境。本文论述了一个实现MIPS 4Kc指令集CPU中系统控制协处理器的设计,包括对特权寄存器写操作的实现,精确异常处理机制和全定制后端物理设计。关键词:系统控制协处理器;精确异常处理;流水线;全定制     MIPS体系结构中的系统控制协处理器简称CP0,它提供指令正常执行所需的环境,进
  • 关键字: 嵌入式系统  单片机  系统控制协处理器  精确异常处理  流水线  嵌入式  

一种高速并行FFT处理器的VLSI结构设计

  • 万红星 陈 禾 韩月秋 (北京理工大学 电子工程系信号与信息处理专业,北京 100081)    摘 要:在OFDM系统的实现中,高速FFT处理器是关键。在分析了基4按时域抽取快速傅立叶变换(FFT)算法特点的基础上,研究了一种高性能FFT处理器的硬件结构。此结构能同时从四个并行存储器中读取蝶形运算所需的4个操作数,极大地提高了处理速度。此结构控制单元简单,便于模块化设计。经硬件验证,达到设计要求。在系统时钟为100MHz时,1024点18位复数FFT的计算时间为13µs。   关键
  • 关键字: FFT  蝶形单元  块浮点  流水线  

一种基于功耗管理的DSP处理器设计

  • 摘 要:一种具有功耗管理特性的DSP处理器的结构设计。该处理器采用4级流水线和增强型的哈佛并行系统结构及完善的时钟管理模块,提供了一种DSP处理器的集成设   关键词:DSP处理器 流水线 哈佛结构 低功耗   在信息日益成为一种重要资源的今天,强大的市场需求和微电子技术的发展促成了便携式电子系统的飞速发展。这些便携式电子设备,不但对速度和面积要求非常高,而且对系统的平均功耗要求也很严格,使功耗问题日渐成为制约便携式电子设备发展的瓶颈。要获得高性能低功耗的方案,其实质也就是在处理速度、芯片面积和功耗上
  • 关键字: DSP处理器  低功耗  哈佛结构  流水线  

DDS逻辑优化设计及Verilog实现

  • 摘    要:本文主要介绍了在DDS系统中,为了提高芯片运算速度,加大输出带宽,减小芯片规模从而提高可靠性和频谱纯度而采用的优化方法及其VerilogHDL实现。关键词:流水线;输入寄存器结构;加法器最低位修正;压缩存储查找表 概述由于DDS频率合成方法具有低频率转换时间、低失真输出波形、高分辨率、高频谱纯度、可编程和宽频率输出范围等优良性能,在现代频率合成领域中具有越来越重要的地位。在许多应用领域中,如通信、导航、雷达和电子对抗等, DDS频率源都是主流的关键部件。 D
  • 关键字: 加法器最低位修正  流水线  输入寄存器结构  压缩存储查找表  

TMS320C55x的指令流水线及其效率的提高

共43条 3/3 « 1 2 3
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473