首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> 时钟发生器

时钟发生器 文章 进入时钟发生器技术社区

ADI双输入时钟发生器提高系统的稳定性

  • 美国模拟器件公司的AD9549双输入网络时钟发生器为网络和数据通信方面的设计者提供了一种新的性能标准,以最大限度延长网络正常运行时间并提高系统的稳定性和可靠性。AD9549采用了一种基于美国模拟器件公司专有的DDS(直接数字合成)技术的新架构设计,可以实现更为稳定的保持(holdover),能让设计者有更多的时间来实现故障停机时的时钟基准恢复。如果一路输入基准时钟失效,则时钟发生器IC可以继续“保持”输出的频率,直到基准方面的故障被恢复为止。 采用AD9549后,实现保持的时间长短没有限制——输出将维持
  • 关键字: ADI  电源技术  模拟技术  时钟发生器  通讯  网络  无线  

ADI公司带2.8 GHz VCO的14通道时钟发生器

  •  在单芯片中提供全部关键的定时功能 ——新的时钟IC具有低抖动、高集成度特性,提高了系统的可靠性并且降低了成本。 美国模拟器件公司(Analog Devices, Inc.,纽约证券交易所代码: ADI),全球领先的高性能信号处理解决方案供应商,今日在马萨诸塞州诺伍德市(Norwood, Mass.)发布业界首款将低相位噪声时钟发生和小于1 ps 低抖动14通道时钟分配功能集成在一起的时钟集成电路(IC)。AD9516系列集成了一个整数
  • 关键字: 14通道  2.8  ADI  GHz  VCO  时钟发生器  

扩频时钟发生器

  • 扩频时钟发生器   降低电磁干扰(EMI)是电子系统设计人员需要考虑的一个重要因素,扩频时钟(CLK) 为降低EMI 提供了一个有效途径。本文给出了扩频CLK 的定义和估算EMI 抑制性能的简单公式。所提供的公式经过Maxim CLK 发生器MAX9492 的数据验证。   数字信号有两种主要形式:数字数据和数字是钟(CLK)。   数字信号是当前数字电子产品中的主要信号形式,通常为单端信号,CMOS 或TTL 电平。我们观察到的数字信号一般是一串宽度不同的脉冲,时钟信号通常是具有相同脉宽的矩形脉冲
  • 关键字: 时钟发生器  嵌入式  
共33条 3/3 « 1 2 3

时钟发生器介绍

时钟发生器是在主板上靠近内存插槽的一块芯片,在右边找到ICS字样的就是时钟发生器了,然后看最下面的一行字那个就是型号。   时钟发生器的作用   一、在主板启动时提供初始化时钟信号,让主板能够启动;   二、在主板正常运行时即时提供各种总线需要的时钟信号,以协调内存芯片的时钟频率。如果时钟发生器芯片或晶振坏了,系统可能不能启动,也可能不能正常运行。后者具体表现为突然莫名其妙地死 [ 查看详细 ]

热门主题

时钟发生器    树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473