首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> 完整性

完整性 文章 进入完整性技术社区

静电放电保护时怎样维持USB信号完整性

  • USB2.0的数据传输率达480Mbps。手机、MP3播放器和其它电子产品中,通用串行总线(USB)已经成为一项流行特性。USB使得数据在不同电子设备之间的传输更快更方便,对于那些使用USB2.0端口的产品而言尤为如此。随着常见文
  • 关键字: USB  信号  完整性  维持  怎样  放电  保护  静电  

IC封装及PCB设计的散热完整性

  • 假如你现在正在构建一个专业设计的电路实验板,已经完成了layout前所有需要进行的仿真工作,并查看了厂商有关特 ...
  • 关键字: IC封装  PCB设计  散热  完整性  

PCB设计中的电源信号完整性的考虑

  • 在电路设计中,一般我们很关心信号的质量问题,但有时我们往往局限在信号线上进行研究,而把电源和地当成理想的情...
  • 关键字: PCB设计  电源信号  完整性  

互连设计中的功率完整性研究

  • 随着对大功率小封装产品的需求增长,要解决新结构和系统平台的功率平衡问题,OEM系统和功率工程师遇上了电气和机械设计方面的挑战,他们需要选定能够确保信号和功率完整性的互连组件。信号连接器的传送速度不断提高,
  • 关键字: 研究  完整性  功率  设计  

基于Cadence_Allegro的高速PCB设计信号完整性分析与仿真

  • 摘要:信号完整性问题已成为当今高速PCB设计的一大挑战,传统的设计方法无法实现较高的一次设计成功率,急需基于EDA软件进行SI仿真辅助设计的方法以解决此问题。在此主要研究了常见反射、串扰、时序等信号完整性问题
  • 关键字: 完整性  分析  仿真  信号  设计  Cadence_Allegro  高速  PCB  

千兆位设备PCB的信号完整性设计

  •  本文主要讨论在千兆位数据传输中需考虑的信号完整性设计问题,同时介绍应用PCB设计工具解决这些问题的方法,如趋肤效应和介质损耗、过孔和连接器的影响、差分信号及布线考虑、电源分配及EMI控制等。  通讯与计算
  • 关键字: 完整性  设计  信号  PCB  设备  千兆位  

工程师总结的估计信号完整性效应的经验法则

  • 经验法则只是一种大概的近似估算,它的设计目的是以最小的工作量,以知觉为基础找到一个快速的答案。经验法则是估算的出发点,它可以帮助我们区分5或50,而且它能帮助我们在设计的早期阶段就对设计有较好的整体规划。
  • 关键字: 效应  经验  法则  完整性  信号  总结  估计  工程师  

高速PCB中电源完整性的设计

  • 中心议题:* 电源噪声的起因及分析* 去耦电容的应用* 电源回路的设计解决方案: * 电源的分层设计来考虑 * 电容与芯片尽可能靠近芯片器件
    * 利用电源层和地层作为回路,减少了返回环路面积 一、引言随着
  • 关键字: 设计  完整性  电源  PCB  高速  

PCB电路中的电源完整性设计

  • 在电路设计中,一般我们很关心信号的质量问题,但有时我们往往局限在信号线上进行研究,而把电源和地当成理想的情况来处理,虽然这样做能使问题简化,但在高速设计中,这种简化已经是行不通的了。尽管电路设计比较直接的结果是从信号完整性上表现出来的,但我们绝不能因此忽略了电源完整性设计。因为电源完整性直接影响最终PCB板的信号完整性。电源完整性和信号完整性二者是密切关联的,而且很多情况下,影响信号畸变的主要原因是电源系统。
  • 关键字: 设计  完整性  电源  电路  PCB  

高速电路传输线效应和信号完整性问题分析

  • 随着系统设计复杂性和集成度的大规模提高,电子系统设计师们正在从事100MHZ以上的电路设计,总线的工作频率也已经达到或者超过50MHZ,有一大部分甚至超过100MHZ。目前约80% 的设计的时钟频率超过50MHz,将近50% 以上
  • 关键字: 完整性  问题  分析  信号  效应  电路  传输  高速  

利用布线技巧提高嵌入式系统PCB的信号完整性

  • 利用布线技巧提高嵌入式系统PCB的信号完整性,针对嵌入式系统PCB高频环境引发的信号完整性问题,提出合理布线来抑制它的方法。通过对各种信号完整性现象的分析,并对传输线、过孔以及拐角的电气特性进行建模说明,归结出一些在PCB设计中利用布线技巧提高信号完整性的方法,具有实际的参考价值。
  • 关键字: PCB  信号  完整性  系统  嵌入式  布线  技巧  提高  利用  

高速数字电路的信号完整性与电磁兼容性设计

  • 摘要:在现代高速数字电路设计中,信号完整性和电磁兼容性是设计中非常重要的问题。只有很好地控制串扰、地弹、振铃、阻抗匹配、退耦等电磁兼容因素,才能设计出成功的电路。模拟电路原理在高速数字电路设计的分析和
  • 关键字: 电磁兼容  设计  完整性  信号  数字  电路  高速  EDA仿真  

确保GPS测试完整性且节省测试时间成本方案

  • 定位以及相关服务已经迅速在手持设备中找到了相当丰富的应用方式和前景,用户也越来越多地依赖定位服务。...
  • 关键字: GPS测试  测试时间  成本  完整性  

高速电路设计中信号完整性分析

  • 由于系统时钟频率和上升时间的增长,信号完整性设计变得越来越重要。不幸的是,绝大多数数字电路设计者并没意识到信号完整性问题的重要性,或者是直到设计的最后阶段才初步认识到。 本篇介绍了高速数字硬件电路设
  • 关键字: 分析  完整性  信号  电路设计  高速  

浅谈确保信号完整性的电路板设计准则

  • 信号完整性(SI)问题解决得越早,设计的效率就越高,从而可避免在电路板设计完成之后才增加端接器件。SI设计规划的...
      
      
      信号完整性(SI)问题解决得越早,设计的效率就越高,从而可避免在电路板设计
  • 关键字: 设计  准则  电路板  完整性  信号  确保  
共34条 2/3 « 1 2 3 »
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473