新闻中心

EEPW首页 > EDA/PCB > 业界动态 > Intrinsity采用Talus平台实现ARM Cortex A8处理器核心

Intrinsity采用Talus平台实现ARM Cortex A8处理器核心

作者:时间:2009-10-26来源:电子产品世界收藏

  芯片设计解决方案供应商微捷码(®)设计自动化有限公司日前宣布,高速低功耗处理器提供商Intrinsity公司通过使用® Vortex和 Power Pro以低功耗工艺实现了世界速度最快的ARM® ™ A8处理器核心。微捷码的开放式架构IC实现系统不仅为Intrinsity提供了所需的定制流程支持和被认可的时序收敛能力,同时还满足了其低功耗需求。鉴于此次的成功,Intrinsity已升级使用微捷码的最新版本产品 1.1。

本文引用地址:http://www.eepw.com.cn/article/99257.htm

  这款处理器核心在三星(Samsung)公司的45纳米(nm)低功耗低漏电工艺技术上进行实施,主要用于标准移动片上系统(SoC)产品。在这项设计上,Talus有布局意识的逻辑重构和物理优化功能是其获得1-GHz运作速度的关键。Intrinsity通过利用微捷码系统的开放式架构和功能强大的交互界面来对优化及定制时钟树综合流程进行微调,确保了最佳的性能。

  “微捷码软件为我们提供了很大帮助,使得我们的大量设计可在保持低功耗的同时提供更高性能,”Intrinsity公司处理器工程部总经理兼副总裁Mark McDermott表示。“我们已经看到Talus 1.1运行时间的改善 ,我们将会把这款产品用于其它高性能、低功耗、时序敏感的设计项目中。”

  “Talus平台是专为45/40纳米及更小尺寸芯片而设计,我们客户所实现的此类设计已超过50项,”微捷码设计实施业务部总经理Premal Buch表示。“为什么说Talus是高性能、低功耗、先进工艺设计的理想工具?Intrinsity在低功耗工艺上获得1 GHz频率和准时投片的能力就是最好证明。”

  Talus:高性能、低功耗45/40纳米芯片设计的最佳捷径(Fastest Path to Silicon™)

  Talus系统的创建旨在解决先进工艺节点下的芯片设计的独特需求,而Talus 1.1则进一步扩展了其功能。微捷码客户已发现Talus 1.1在运行时间和时序收敛方面显著改善;而且,它还实现了无设计规则检查(DRC)违规的时序收敛下显著缩小了芯片总面积。此外,与竞争对手的系统相比,Talus还提供了显著的容量优势,使得设计团队在设计流程期间可致力于更大得多的功能模块。



关键词: Magma Talus Cortex

评论


相关推荐

技术专区

关闭