新闻中心

EEPW首页 > 模拟技术 > 设计应用 > 数字RF存储器用混合信号ASIC(05-100)

数字RF存储器用混合信号ASIC(05-100)

——
作者:时间:2009-02-19来源:电子产品世界收藏

  为配置和测试提供处理器接口。例如,从来自微处理器总线的外部存储器接口可以读或写数据。也提供状态和控制寄存器。

本文引用地址:http://www.eepw.com.cn/article/91407.htm

  后端实现正交调制器。独立的正弦/余弦查表转换4位相位值为正弦/余弦输出。2个板上D/A转换器查表输出为模拟输出,用于信号重建和上变频。D/A更新速率是640MHz,这与取样率一致,而且具有在50Ω上驱动±0.5V的能力。

  性能

  这种新芯片的性能满足或超过所有的要求。它具有小于5mV的输入失调,输入带宽大于700MHz,时钟频率大于700MHz。

  芯片的其他性能包括4位(22.5┫辔环直缏屎托∮?5ns吞吐量延迟(具有多延迟模式),相位和PN噪声调制,10位频率测量能力和多目标跟踪。此具有160MHz外部存储器接口和双通道、4位D/A转换器(用于信号重建)。功耗2.5w , 工作温度范围-40麀+85℃。该IC封装为240引脚CQFP。

  结语

  已推出用于数字存储器应用的混合信号。该器件包括前置放大器,相位取样,外部存储器接口和信号重建。它用0.18祄CMOS实现的,具有大于500MHz的瞬时输入带宽和640MHz相位数据取样。此ASIC包括相位相干外部数据存储和信号重建所需的所有定时和控制,信号延迟和重循环,伪随机噪声产生和频率测量。此器件结构是特别针对DM应用的。■ (鲁)


上一页 1 2 下一页

关键词: RF ASIC

评论


相关推荐

技术专区

关闭