新闻中心

EEPW首页 > 模拟技术 > 设计应用 > 节能、高性能的3G-SDI解决方案

节能、高性能的3G-SDI解决方案

作者:National Semiconductor公司 时间:2008-09-22来源:中电网收藏

  数字接口,被用来传送无压缩的数字视频信号。在上世纪80年代,得到了快速发展并对其标准作出了定义。-中的是指SDI信号的数据传输率为bit每秒。由于TV可以支持每秒30帧的逐行扫描1920×1080的分辨率格式,而3G能够支持比视频信号最高帧扫描频率高一倍的频率,即3G可以支持每秒60帧的信号,这在观看动态视频时的差别是很大的。

本文引用地址:http://www.eepw.com.cn/article/88244.htm

  SMPTE424M定义了3G-SDI的物理层及这类电信号的特征性能。传送的信号应该有800mV的电压摆幅,上升和下降时间必须小于135ps,允许有一些过冲的存在,但不可以超过10%,即80mV。在SMPTERP184中规定了时钟抖动和调整抖动的定义,它们需要的抖动参数分别小于2UI和0.2UI,调整抖动参数实际上要求是0.3UI,但是SMPTE强烈推荐使用0.2UI的参数要求,因此本文将使用0.2UI的参数要求。接收器中,在10Hz到297MHz的频带内,输入抖动容限,从2UI到0.2UI。发送器的输出与接收器的输入都应该被优化以保证回波损耗。

  在发送器中,大部分抖动来自于器,电缆驱动器也会增加一些抖动。图1所示为目前正在使用的发送器的典型框图,它可以工作到HD、SDI,但是它不支持3G-SDI。由于20位的数字视频总线已经在HD中制造了EMI问题,而在3G中该时钟频率加倍,因此EMI问题在3G中将更加严重。此外,PCB的布线也不是一项简单的工作,工程师将要面对在148.5MHz工作下的20条印制线。FPGA产生的时钟信号也包含很多抖动,因此这些时钟是不适合直接用于器的,由于会增加串行器的输出抖动,从而需要加入抖动消除电路或Genlock电路以消除抖动。此外,有一些串行器也要求一个干净的本地时钟,这些抖动和本地时钟不仅增加了系统成本,也占用了PCB的面积。最后,串行器是一个模拟信号器件,包含了数字处理单元以及模拟串行单元,因此产生低抖动的模拟数字信号很困难。以HD信号为例,最小可以实现的输出抖动大约为115ps或0.17UI,因此如果要支持3G,必须要采用全新的结构。

  NS的SDI串行器和解串器产品创新的结构为SDI-3G提供了低辐射、低成本、低抖动和高性能的解决方案,在FPGA和串行器或解串器之间采用了LVDS技术,从而去除了TTL连接。由于LVDS具有非常低的EMI辐射和功率损耗,因此非常适合应用在手持产品中。另外,PCB的印刷线也从20根减少到10根,使得PCB的设计更加容易。由于芯片内部设计了高性能PLL锁相环,不再需要外置本地时钟及抖动消除电路,因此系统成本得到了明显的降低,同时节约了电路板的面积。因为FPGA已经存在于系统中,不需要额外的费用,因此大部分数字信号处理工作可以由FPGA完成,如CRC及行号插入、光栅、ANC和EDH插入等。事实上,由于最困难的串行工作现在已经由串行器来完成了,因此可以降低FPGA的等级。这种串行由于采用了优秀的模拟技术工艺和高精度的锁相环,因此可以提高解串器的抖动容限,最低可以达到0.6UI。和串行器类似,我们在解串器中也可以集成类似的环路,它可以简化设计和减小空间,所以这样的解串器不需要本地的时钟,它是一个微小空间的7×7毫米的LLP封装,如图2所示。

 

  当信号从一种介质传送到另外一种新的介质时,一部分信号将会被反射,剩余的信号将穿过这个介质。声光和电磁波都有类似的特性,这是因为当介质改变时介质的密度和特性会发生变化。在传输线的原理中,印制电路线的宽度和其特性阻抗成正比,所以信号在两个不同阻抗的印制电路线间传输时反射就会发生,反射的发生会减小信号的能量,影响接收器的处理,同时信噪比也会减小。另外当信号朝着源的方向被反射回来时,它会和原始的信号相混合叠加,降低信号的完整性,如图3所示。

  回送损耗可以用来衡量两种阻抗匹配的优劣。通常的BNC连接器、电路板走线、电缆驱动器,输出阻抗或均衡器的阻抗都各不相同,所以在实际的应用中需要考虑SMPTE严格的回送损耗指标要求。回路损耗是和频率相关的参数,当频率升高时,寄生电容和电感变得更加的明显,它会使回路损耗变差。NS的SDI系列产品都有很好的输入输出回路损耗特性,只需要使用一个简单的小网络就可以实现和BNC连接器的匹配。最普通的网络可以通过将一个小小的电感和一个75Ω的电阻并联来实现,这个匹配网络在直流特性时应该看起来象一个短路线,允许由终端电阻来提供传输线阻抗;在很高的工作频率条件下寄生电容的阻抗值将会占主要的部分,这时回路损耗补偿网络可以提供75Ω的阻抗作为终端电阻,如图4。

  即使你的系统可以满足前面所述的指标要求,但也不能确定系统是稳定可靠的。与模拟系统不同的是,数字系统性能不会缓缓下降,而是无误差地工作直到系统彻底损坏。通常采用音律测试方法对系统的稳定性进行评价,即改变数字信号一个或多个参数直到使该数字系统失效,最直接的音律测试方法是加入电缆进行音律测试。虽然视频信号经过编码成为数字数据流,但是在本质上SDI信号仍然是模拟的,并且仍然会受到衰减和相移等失真的影响,较长的电缆容易产生信号丢失及相移,使信号出现失真,我们在接收端加入一个额外的电缆均衡器以补偿失真。在电缆传输中,由于电缆的频率响应特性,信号会产生损失和相移等失真,均衡器可以为失真信号提供补偿,我们可以通过加入更长的电缆对接收端的均衡范围、噪声性能等特性作出评价。这种音律测试特别在使用SDI的病态信号时是非常有意义的,因为它基本上模拟了真实的状况。串行数字系统对病态信号的处理是很困难的,在这种低频的极差图形中,其中一区用于测试均衡器,另一区可以用来检查接收器的锁相环的性能。NS的3G-SDI均衡器有能力在3G时均衡120米电缆长度的距离,从图5可以看出使用NS的3G-SDI产品,是很容易满足SMPTE的指标的。

  SDI信号经过长距离传输时信号质量会变差,为了补偿长距离传输的损耗并重建视频信号的幅度,需要加入一个额外的电缆均衡器。然而均衡器无法去除信号中固有的抖动与噪声,因此为了不使整个信号链路的抖动被堆积,不建议采用均衡器输出做多点传输,推荐在分传前利用时钟恢复器重新产生干净的信号,需要注意的是时钟恢复器需要均衡器在再次产生数据之前重建信号的幅度并打开眼图。有时候信号在系统间传输时,传输的介质可能是背板而不是电缆,这种情况下使用另外的电缆均衡器也可以补偿信号的损失,但是无法达到成本最优化。由于背板不会太长,因此无源均衡器是更为理想的方案,它具有很低的价格且不消耗功率。

  时钟恢复器及电缆驱动器均广泛应用于路由器中,以大型路由器为例,两者的功耗可占总功耗的40%左右。有时候在应用时并不是每个输出通道都是激活的,如果能够关断这些空闲或未使用的通道,则可以有效地减少功耗。NS的LMH0303电缆驱动器具有输入信号丢失告警和输出电缆检测功能,使系统设计更加容易。当输入信号丢失时,LOS(Loss of Signal)将输出一个信号通知系统,由其决定是否关断这个设备的通道。同样,通过输出的告警信号可以了解输出电缆是否没有连接或不可靠。这类电缆驱动器和时钟恢复器都能处于深功率节省方式,分别能节约3mW和10mW的功耗。

  应用实例

  交叉点开关是一个标准的模块,它经常在开关电路和复用器中使用,例如在汽车娱乐和导航系统中,多个不同的视频信号输入源和多个不同的显示设备,需要在任意的显示设备上显示任意输入源,运行和休眠的时钟需要分配到不同的目的。图6显示的第一个实例是一个小型视频路由器、2.97G串行视频数据信号被分配到不同的位置。DS25CP104是LVDS交叉点开关系列中的一员,它可以处理直流到3.125Gbps的高速信号,具有非常低的抖动和很低的功耗,而且每个通道都可以通过SM总线监控和读取LOS的状态,LOS可以用来关断无用的通道。由于具有非常简单的SDI设备的接口、非常低的抖动和宽范围的数据率,使它广泛应用在开关和布线应用中。另外器件封装很小,是6×6mm的管脚排列。第二个例子是DS25BR204的应用,这个是非常简单的从2个可选的输入去复制4路信号的方法,同样具有LOS功能,可以实现功率的优化。

  对于这类快速出现的用于3G-SDI传送的SMPTE424M标准,美国国家半导体公司是业界完整方案的最早的供应商,产品包括自适应均衡器、时钟恢复器、电缆驱动器、串行器、解串器、交差点开关等,这些产品满足SDI的每个应用,适用于各式各样的SDI系统。一个大型的布线系统,可能会需要所有的产品。在功耗要求越来越高的今天,一些产品的关断功耗可以只有3mW,信号丢失告警和电缆连接检测大大地简化了系统的设计。

  美国国家半导体公司和Altera公司合作完成了工业第一个3G/HD/SD-SDI系统的视频开发平台,它是基于Altera Cyclone III FPGA来实现的。该方案采用NS高性能的3G-SDI信号路径、视频时钟、电源管理器产品和Altera公司的FPGA产品,组成了标准的可扩展的开发平台。它包括了许多有特色的产品,例如3G-SDI产品、多视频格式的同步分离器、时钟产生器、交叉点开关、LDU和DC/DC转换器等等。

  除了Altera公司以外,美国国家半导体公司也和Xilinx公司合作提供了类似的开发平台,美国国家半导体公司和Xilinx提供了联合方案,采用低价FPGA进入高端AVB市场的方法,它支持SD、HD和3G专业视频的应用。

  问答选编
  问:如此高的传输速率,如何保证传输过程中的精度和抗干 扰性?
  答:差分方式传输可以保证传输过程中免受共模干扰,NS 在驱动端使用预加重技术,在接收端采用均衡技术,弥 补电缆传输的损耗,可以很好的保证精度,消除码间串扰。

  问:LVDS驱动信号与FPGA接口时,信号可以直接相接吗? 还是需要加一些缓冲、平衡电路?
  答:我们推出的3G方案,与FPGA接口时,采用LVDS连接 方式,每对LVDS差分线需要端接100欧姆,各对LVDS 的PCB走线基本等长就可以了。无需缓冲和平衡电路, 与并行的TTL连接方式相比,PCB设计要容易很多。

  问:如果接收器长时间没有接到数据,或是处于直流状态, 接收器将会是什么状态?有方法避免吗?
  答:如果没有输入,接收器将无法锁定。可以利用解串器 (LMH0341)的LOCK,或均衡器(LMH0344)的CD输出进 行控制。

  问:传输中的损耗怎样进行补充?只靠一条均衡器不可以 吧?
  答:接收端主要靠均衡,发送端主要靠预加重技术。均衡和 预加重的级别要和电缆长度匹配,NS的器件可以做到 自适应。

  问:把串行器和FPGA之间的并行总线从20位单端接口简 化为5位低压差分信号(LVDS)接口,是否可以简化PCB 板设计?还有什么好处?
  答:一定会简化PCB的设计,这是不言而喻的。同时也带来 诸如低功耗、低EMI等好处。

  问:LMH0346芯片在使用时候,需要配备输入多路切换器 吗?
  答:不需要,如果您需要进行输入多路切换,可以参考LMH0356,
  输入端集成4选1。

  问:请问驱动端的预加重和接受端的弥补,其误码率是多少?
  答:SDI器件一般测试抖动,对发送器,抖动小于0.2UI;对接 收器,抖动容限大于0.5UI。

  问:现在全社会都在提倡节能减排,请问美国国家半导体的 高效3G-SDI解决方案是如何来减耗节能的?
  答:从输入端口上,改变以往的并行TTL连接方式为LVDS 连接,大大减小了电流消耗,另外从芯片工艺上,也采用 更为先进的CMOS技术来降低功能能耗。

  问:影视中心制作的是1080p的视频内容,但发送到家庭时的格式却仍然为1080i或720p。请问为什么会是这样 子?家庭用户不能接收到1080p的视频内容吗?
  答:HD-SDI传送的也是1080i,最新的3G-SDI才达到1080p。 主要的瓶颈在于传输带宽。

  问:现有的1.5G视频传输方案,能否改造成3G?3G是否 可以看做是1.485Gbps的倍频?
  答:国半的视频解决方案从SD、HD到3G都是兼容的。所 以如果您的PCB设计满足3G传输要求,可以无需改版 直接升级到3G。

  问:为应对3G信号传输的衰减,在信号链路中插入滤波器 提供补偿,是不是有效?在设计滤波器时要注意什么?
  答:采用预加重或均衡技术来弥补电缆传输损耗,虽然这种技术原理上也是滤波器,但自行设计难度很大,建议使 用国半的驱动器或均衡器来提高信号传输质量。

  问:改善回送损耗的措施有哪些?
  答:可以参考国半驱动芯片的接口电路,通过加一个电感来 区别高低频信号通路,使得阻抗匹配,另外在PCB设计 时也要控制导线阻抗匹配。

  问:从视频信号传输链路上看,1.5G与3G有什么不同,主要差异是什么?
  答:从时域上看,是数据速率不同;从频域上看,更高的数据 速率要求使用传输媒介的更高频响,对驱动器和均衡器 提出了更高的要求。

  问:相同的收发器引脚上可以同时实现SD SDI、HD SDI 和 3GSDI吗?
  答:可以。国家半导体的产品家族做到了SD/HD/3G产品的 管脚兼容,同时高速率产品可以向下兼容。

  问:采用LVDS传输,对信号线有特别的要求吗?能传输多远?
  答:如果是PCB走线,要遵循LVDS走线原则,靠近、等长、 阻抗匹配等。传输长度与传输介质和传输速率有关系。

  问:影响3G-SDI稳定的因素有哪些?
  答:干净的电源、良好的阻抗匹配、减小分布电容的影响、合 适的连接器、电缆的屏蔽特性,这些都是要考虑因素。

锁相环相关文章:锁相环原理


关键词: SDI 3G HD 串行

评论


相关推荐

技术专区

关闭