新闻中心

EEPW首页 > 模拟技术 > 设计应用 > 利用SmartCompile和赛灵思的设计工具进行设计保存(07-100)

利用SmartCompile和赛灵思的设计工具进行设计保存(07-100)

——
作者:赛灵思公司 Eric Shiflet, Kate Kelley时间:2008-04-18来源:电子产品世界收藏

  通过放宽要保存的信息级别,一些Partition的实现可以被修改。实现工具将尽可能多地保存Partition,同时,仍能满足时序约束的要求,而且还能成功的对设计进行布局和布线。 要促使Partition在没有任何保存的情况下完全地被重新实现,就要使用Partition的"rerun"命令。

本文引用地址:http://www.eepw.com.cn/article/81756.htm

  采用 SmartGuide

  SmartGuide对于像修改逻辑等式这样的小逻辑变更最为有用。像增加新的模块或实例这样大的变更,将会影响设计层次,并减少从以前的实现中成功匹配元器件的可能性。与SmartGuide能够很好配合的变更类型有:

  ·在一个或两个模块中的小逻辑变更(不到10%);

  ·移动引脚位置;

  ·改变一个元器件的属性;

  ·改变一个时序约束。

  SmartGuide仅仅是在映射实现过程中开启的一个选项。SmartGuide自动地使用以时序约束为基础直接实现的映射时序算法。为了在ISE Project Navigator软件工具中启动SmartGuide,可从顶层菜单中选择Source > Use SmartGuide,或者右击顶层模块并选择 Use SmartGuide,如图3所示。 

  要在tcl接口上开启 SmartGuide,需要调用如下命令:

  % project set "Use Smartguide" True

  用批处理命令使用SmartGuide,要采用这种语法:

  map "smartguide 

  par "smartguide

  在设计被实现后,映射和标准报告将表明有多少设计被成功地引导。在以下所示的报告文件中,有71%的元器件及77%的网络被引导。



关键词: 赛灵思 SmartCompile

评论


相关推荐

技术专区

关闭