新闻中心

EEPW首页 > 汽车电子 > 新品快递 > Xilinx新小封装FPGA降低50%成本

Xilinx新小封装FPGA降低50%成本

——
作者:时间:2008-01-16来源:电子产品世界收藏

 

2008年1月15日,中国北京-全球领先的可编程逻辑器件(PLD)供应商赛灵思公司(, Inc. (NASDAQ: XLNX))宣布推出其最新的90nm低成本Spartan™-3A 器件。针对数字显示、机顶盒以及无线路由器等应用而优化的这些小封装器件满足了业界对更小器件封装尺寸的需求,为成本极为敏感的消费电子设计提供将更好的支持。


Spartan-3系列平台:低成本消费应用的首选


赛灵思在大批量消费应用领域所取得的成功很大程度上依赖于其Spartan系列的灵活性和成本优势。Spartan系列自1998年推出以来,营收已经从零份额增长到超过公司总营收的25%。 Spartan-3系列支持业界最广泛的I/O标准(26种),结合独特的电源配置功能和防克隆安全优势,目前已经成为全球应用最广泛的低成本。累积营收超过20亿美元。

 
“赛灵思提供的定制解决方案旨在满足高速增长的目标市场和应用的需求。”主要市场研究企业iSuppli公司半导体设计首席分析师Jordan Selburn说,“通过为消费应用设计师提供包括器件、IP和开发板在内的交钥匙式解决方案,赛灵思公司将在这一高度竞争市场中处于更有利的位置,并获得进一步发展。”


降低系统成本多达50%


    通过提供业界最广泛的器件封装选择、最全面的IP库(8倍)以及广泛的成品开发板,赛灵思公司全面的解决方案避免了对额外标准板级器件的需要,因此与竞争相比,可以使总体系统成本降低多达50%, 外部元器件的减少还可提供系统可靠性。

 
按需即时节能模式


    通过内建的双电源管理模式,赛灵思Spartan-3 FPGA提供了业界领先的电源管理解决方案,支持即时电源节约,不需要外部器件,如稳压器、散热器以及缓冲器等。赛灵思Spartan-3A FPGA在待机模式和睡眠模式下,静态功耗降低分别高达40%和99%。待机模式将静态电流降到最低状态,同时保持所有信息在PFGA器件内。这一模式提供了快速唤醒时间和系统级同步,利用一个唤醒引脚来指示状态,可编程定时器可用来延迟内部和输出唤醒状态,直至系统就绪。利用独特的几乎完全关闭功能,睡眠模式消耗最低的几乎0mA的静态功耗。

  
DeviceDNA 技术支持低成本设计安全性


赛灵思Spartan-3A 和 3AN 器件提供独特的DeviceDNA序列码。这一永久ID标识码为硬件和软件IP提供保护,为设计人员提供了灵活性,使他们可以通过定制算法来实现认证、阻止克隆行为并控制IP激活状态。与ATM交易类似,卡和引脚组合生成的动态值与存储数字相比较,用于授权或拒绝交易的进行。

 
价格和供货情况

 
赛灵思公司这次新推出四款Spartan-3A小尺寸器件。现在提供所有四款器件的工程样品。预计于2008年量产的XC3S50A 和 XC3S200A(VQ100封装)价格将分别低于$1.50 和 $3.00。采用FT256 封装的XC3S700A 和 XC3S1400A价格将低于 $6.00 和 $9.00。所有价格都指在10万件批量时的单价。 



关键词: Xilinx FPGA 其他IC 制程

评论


相关推荐

技术专区

关闭