新闻中心

EEPW首页 > EDA/PCB > CMOS数字IC的端子不能空置

CMOS数字IC的端子不能空置

——
作者:时间:2007-10-18来源:摘自《电子报》收藏
   在电路板上,有时可触摸到烫手的数字,或发现数字突然损坏。因为数字的功耗很低。出现上述状况让人不可思议。 
图1是标准化的数字IC输出级。不论是在"H"或"L"状态,总有一个输出管(Q1或Q2)处于关断状态。但如果输入电压vin处于门限值1/2Vdd附近,就可能出现Q1和Q2都导通的状态,这时在IC中将流过较大的电流而发热,图2是数字IC输入电压和输出电流的关系。

    如果数字IC的输入端空置(不连接),其电位就处于不确定的状态,一旦有接近门限值的电压出现,IC中就会流过大电流而发热。

    标准的数字IC,其内部有多个门电路,设计数字电路时可能会有多余的门电路不用。由于输入端的输入阻抗很高.极易拾取外界噪声而使输出端电平随意变化。此外,由于输入阻抗高,容易因为静电等高电压而击穿。因此,对于标准数字IC多余的输入端子,需像图3a一图3c那样接Vdd地,使其输出端处于固定的"H"或"L"状态。在不能直接接地时。可经过10kΩ电阻接地 (图3d)。 



 


关键词: CMOS IC 模拟IC

评论


相关推荐

技术专区

关闭