新闻中心

EEPW首页 > 模拟技术 > 设计应用 > 小间距QFN封装PCB设计串扰抑制分析

小间距QFN封装PCB设计串扰抑制分析

作者:时间:2015-07-09来源:网络收藏

  值得注意的是,当我们调整了走线与参考平面的距离之后,差分线的阻抗也随之发生变化,需要调整差分走线满足目标阻抗的要求。芯片的SMT焊盘距离参考平面距离变小之后阻抗也会变低,需要在SMT焊盘的参考平面上进行挖空处理来优化SMT焊盘的阻抗。具体挖空的尺寸需要根据叠层情况进行仿真来确定。

本文引用地址:http://www.eepw.com.cn/article/277029.htm

  

 

  从仿真结果可以看出,调整走线与参考平面的距离后,使用紧耦合并增加差分对之间的间距可以使差分对间的近端串扰在0~20G的频率范围内减小8.8~12.3dB.远端串扰在0~20G范围内减小了2.8~9.3dB.

  

 

  四、结论

  通过仿真优化我们可以将由小间距封装在上引起的近端差分串扰减小8~12dB,远端串扰减小3~9dB,为高速数据传输通道提供更多裕量。本文涉及的串扰抑制方法可以在制定布线规则和叠层时综合考虑,在设计初期避免由小间距封装带来的串扰风险。


上一页 1 2 下一页

关键词: QFN PCB

评论


相关推荐

技术专区

关闭