新闻中心

EEPW首页 > 电源与新能源 > 设计应用 > 时域反射仪的硬件设计与实现----关键电路设计(五)

时域反射仪的硬件设计与实现----关键电路设计(五)

作者:时间:2013-04-24来源:网络收藏
NG-LEFT: 0px; PADDING-RIGHT: 0px; FONT: 14px/22px 宋体, Georgia, verdana, serif; WHITE-SPACE: normal; ORPHANS: 2; LETTER-SPACING: normal; COLOR: rgb(68,68,68); WORD-SPACING: 0px; PADDING-TOP: 0px; -webkit-text-size-adjust: auto; -webkit-text-stroke-width: 0px">1.由于处理器采用的是ARM7系列,其工作速度最高只有48MHz,因此波形刷新速度比较慢,屏幕上显示的波形有明显的残留效应,显示出的波形就不够光滑,建议采用更高档系列的ARM或DSP作为处理器,使工作速度达到百MHz以上,可以改善上述问题。

2.在测里较长电缆情况下,由于此时没有延时,测量效果基本达标,而在测量短距离电缆时,采用较小的时基,由于显示脉冲波形不够稳定,导致测量效果不佳。脉冲顺序等效延时在理论上没有问题,但在实际测量中,没有达到设计要求,重要因为脉冲信号在FPGA内部的延时受信号在FPGA内部传输延时不确定因素的影响,导致脉冲信号的延时没有按照设定的延时参数来产生,这样严重影响了测量波形的拼合。在后期设计中考虑数字电路的优化,并在软件处理上对多次采集到的数据进行比较。同时也可以考虑在电路中添加随即等效采样电路,利用随即等效采样的方式来提高采样精度。

3.测t的电缆长度有限,因为产生的脉冲信号最大只有8V,对于较长的电缆该幅值还不够高。对电缆故障类型的测量还较简单,只能测量开路、短路和高阻等故障,对于跨接、串扰等故障还不能识别,在后期的设计可以中考虑对这几个方面的测试要求。

4.最小分辨率的定义只在时基为100ns/div情况下有效,当时基档位不同时,分辨率也发生了变化,而相对误差在短距离测量下比较大,如果能够有效的实现J顶序等效采样,可以在一定程度上减小短距离测量下的相对误差。


上一页 1 2 3 4 下一页

评论


相关推荐

技术专区

关闭