新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > DS-SS接收机全数字AGC的FPGA实现

DS-SS接收机全数字AGC的FPGA实现

作者:时间:2008-12-25来源:网络收藏

  考虑到噪声的影响,将新的计数值与正常计数值之间的差值送入低通滤波器进行滤波。低通滤波器的离散方程为:

  y(n)=α·y(n-1)+(1-α)·x(n) (7)

  其中,x(n)为低通滤波器的输入,y(n)为低通滤波器的输出,α为滤波器系数。

  外部控制模块中的增益ψ用来控制调整速度。ψ越大,调整速度越快,但会导致整个环路过冲和振荡,并导致输入信号有寄生调幅;ψ越小,调整速度越慢,但好处是不会过冲,并在一定程度上避免了寄生调幅。

  低通滤波器的输出经过放大并输入积分累加器进行累加,依据积分累加器的输出查找衰减值dB转换表,换算成衰减dB值后控制数控衰减器进行相应的衰减。

DS-SS接收机全数字AGC的FPGA实现



关键词: AGC FPGA

评论


相关推荐

技术专区

关闭