新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > MCS-51单片机与PLD 可编程器件接口设计

MCS-51单片机与PLD 可编程器件接口设计

作者:时间:2012-02-10来源:网络收藏

1 引 言

在电子设计技术领域,可编程逻辑器件的广泛应用,为数字系统的设计带来极大的灵活性。由于该器件可以通过软件编程而对其硬件的结构和工作方式进行重构,使得硬件的设计可以如同软件设计那样方便快捷。极大地改变了传统的数字系统设计方法和设计过程。

众所周知,具有性能价格比高、功能灵活、易于人机对话、良好的数据处理能力等特点,则具有高集成度、高速、高可靠以及开发便捷规范等优点,就目前常用的智能化仪器仪表和工业测控系统而言,由为核心器件构成的综合电子系统的应用领域十分广阔。如果将灵活的控制功能以及良好的人机对话功能与高速高可靠性相结合,必将有效地突破传统电子系统设计中的障碍,并使电子系统的性能有大幅度的提高。本文将以MCS-51与PLD的接口问题作一探讨。

2 接口方式

单片机与PLD器件的接口方式一般有两种:独立方式和总线方式。独立方式通信的时序方式可由所设计的软件自由决定,形式灵活多样,它最大的优点是接口逻辑无须遵循单片机内固定的总线方式的读写时序。PLD的逻辑设计与接口的单片机程序设计可以分先后相对独立地完成。因此,独立方式比较简单,这里不作详细介绍。

单片机以总线方式与PLD器件进行数据通信,对单片机而言,其编程相对于非总线方式来说具有简单、控制可靠等特点,只需一条单字节指令就能完成所需的读写操作,如,MOV @DPTR,A;MOV A,@DPTR。其通信是纯硬件行为,因此,速度快。对PLD器件来说,可节省I/O口线,如图1所示.,通过19根I/O口线可使单片机与PLD器件之间完成各种数据信息的交换。


要设计单片机与PLD器件以总线方式通信的接口逻辑,必须详细了解单片机的总线读写时序。图2是MCS-51单片机的时序图。ALE为地址锁存使能信号,可利用其下降沿将低8位地址通过P0口锁存到PLD的地址锁存器中;同时,高8位地址在P2口,单片机利用读指令允许信号PSEN的低电平,将指令从P0 口读入,指令读入的时机是在PSEN的上升沿到来之前。然后,由P2口和P0口分别输出高8位和低8位数据地址,并由ALE的下降沿将P0口的低8位地址锁存到地址锁存器。单片机可通过指令MOV A,@DPTR使RD为低电平,由P0口将锁存于IN1(或IN2)的数据读入累加器A。若想要将累加器A的数据送到PLD,可通过指令MOV @DPTR,A,产生写允许信号WR,使译码器输出WR-ENABLE信号,从而将数据写入输出锁存器。


上一页 1 2 下一页

关键词: 单片机 PLD EDA VHDL

评论


相关推荐

技术专区

关闭