新闻中心

EEPW首页 > 模拟技术 > 设计应用 > 基于DDS+PLL在电台设计中的应用

基于DDS+PLL在电台设计中的应用

作者:时间:2012-02-16来源:网络收藏
-WIDTH: 0px; MAX-WIDTH: 560px; BORDER-RIGHT-WIDTH: 0px" height=137 alt=简化原理框图 src="/uploadfile/mndz/uploadfile/201202/20120216121714546.jpg" width=320>

  3.2 频率合成器方案

  频率合成器须输出第一本振、第二本振两路信号。第二本振为固定频率170.7 MHz,选用ADF4001 电路,参考时钟采用14.4 MHz温度补偿晶体振荡器,环路鉴相频率100 kHz。第一本振信号是由14.4 MHzTCXO(温度补偿晶体振荡器)经频率合成器(选用AD9851)产生参考信号,再由电路锁定在工作频率上。原理框图如图5所示。

  

频率合成器方案

  3.2.1 器件的选择

  选用Analog Devices公司的芯片AD9851,该芯片的最高工作时钟为180 MHz,内部除了完整的高速外,还集成了时钟6倍频器和一个高速比较器。本方案使用14.4 MHz TCXO,经6倍频器产生86.4 MHz参考时钟频率,DDS输出的频率分辨率为:

  

公式

  选用National Semiconductor公司的双频率合成器电路LMX2335,其最高工作频率1.1 GHz。

  3.2.2 工作频率计算

  以短波频段(2 MHz~30 MHz)为例,第一本振输出频率为:

  

公式

  考虑到环路的锁定时间,LMX2335的鉴相频率取200 kHz左右,对于较大范围调整频率,可改变LMX233的程序分频数N,例如:162 MHz~172 MHz,N取14×60=840;172 MHz~182 MHz,N取15×60=900;182 MHz~190 MHz,N取16×60=960。LMX233的参考分频数R固定为60。DDS输出频率控制在11 MHz~13 MHz,可在小范围内调整PLL的输出频率。下面以输出162 MHz为例说明DDS频率控制字K的算法。

  DDS输出频率为:

  

公式

  频率控制字K为:

  

公式

  在162 MHz~172 MHz频率范围内,频率误差=0.020 116 567×14≈0.28 Hz。

  3.2.3 应注意的问题

  DDS的输出应经过一中心频率为12 MHz、带宽为2 MHz的带通滤波器。具体设计可使用Agilent ADS软件。该电路是高速数模混合电路,在制作印制电路板时,一定要注意数模干扰问题。为此,印制电路板一定要使用4层板。在进行电路布局时,将数字部分和模拟部分分开;将电源层分为数字电源和模拟电源;将地层分为数字地和模拟地。每个有源器件的电源都要加去耦电容,并且尽可能地靠近电源输入处,以帮助滤除高频噪声。

  4 结束语

  目前频率合成技术主要有直接频率合成、PLL频率合成、DDS这3种形式。由于PLL方式的频率合成器存在高分辨率和快转换速度之间的矛盾,而DDS方式的输出带宽又有限,因此在设计工作频率宽、调协精度高的频率合成器时,这两种方式均不能满足技术要求。但是,采用DDS+PLL方式,可以满足高精度和宽频带的需要,其实现的难点是如何提高合成器输出频谱纯度。在实际印制电路板制作中,DDS的良好接地和合理布线非常有助于系统设计的实现。

电容式触摸屏相关文章:电容式触摸屏原理

上一页 1 2 下一页

关键词: DDS PLL 电台设计

评论


相关推荐

技术专区

关闭