新闻中心

EEPW首页 > 模拟技术 > 设计应用 > 适合宽动态范围信号调理的灵活4通道模拟前端

适合宽动态范围信号调理的灵活4通道模拟前端

作者:时间:2013-10-16来源:网络收藏
宋体, arial; TEXT-TRANSFORM: none; COLOR: rgb(0,0,0); TEXT-INDENT: 0px; PADDING-TOP: 0px; WHITE-SPACE: normal; LETTER-SPACING: normal; webkit-text-size-adjust: auto; orphans: 2; widows: 2; webkit-text-stroke-width: 0px">该电路或其它任何高速/高分辨率电路的性能都高度依赖于适当的PCB布局,包括但不限于电源旁路、信号路由以及适当的电源层和接地层。

系统性能

24位 AD7192 Σ-Δ 型ADC可在该电路中提供非常好的性能。

在配置设为斩波禁用、输出数据速率为4.7 Hz、增益为1且采用一个SINC4滤波器的情况下,噪声性能如图2所示,500个样本的噪声分布直方图则如图3所示。该电路中测得的峰峰值噪声约为3.9 μV(见图2),均方根噪声为860 nV。这相当于峰峰值(无噪声码)分辨率为20位,均方根分辨率为23位。表3显示了斩波禁用且采用一个SINC4滤波器时一些数据速率和增益设置条件下的AD7192均方根噪声。

图2

图2. 噪声输出(VREF = 4.096 V, AVDD = 5 V, Output Data Rate = 4.7 Hz, a Rate = 4.7 Hz,

适合宽动态范围信号调理的灵活4通道模拟前端

图3. 噪声直方图(VREF = 4.096 V,AVDD =5 V,输出数据速率 = 4.7Hz,增益 = 1,斩波禁用,SINC4滤波器)

表3. 斩波禁用且采用一个SINC4滤波器时不同输出数据速率和增益设置条件下的AD7192系统均方根分辨率(减去2.7位以获取峰峰值或无噪声码分辨率)

适合宽动态范围信号调理的灵活4通道模拟前端

常见变化

可使用其它集成PGA的24位或较低分辨率的Σ-Δ型ADC, 例如 AD7190、 AD7193、 AD7797和AD7799。如果无需对输入信号进行衰减, 则可使用功耗低于 AD8475 的 AD8476。

在无需衰减和高输入阻抗的应用中,可将 AD7192 直接连接到传感器,以避免调理电路引入的噪声。例如,满量程输出电压较小的称重传感器无需衰减,因此可以直接连接到 AD7192 差分输入端

电路评估与测试

该电路测试设置使用 EVAL-CN0251-SDPZ电路评估板和系统演示平台(SDP)评估板( EVAL-SDP-CB1Z)。这两片板具有120引脚的对接连接器,可以快速完成设置并评估电路性能 EVAL-CN0251-SzzDPZ 板包含要评估的电路,如本电路笔记所述;SDP评估板与 CN-0251 评估软件一起使用,可从 EVAL-CN0251-SDPZ中获取数据。SDP也用于控制 AD7792 ADC中的多路复用器输入和各种功能。

设备要求

需要以下设备:

带USB端口的Windows XP、Windows Vista(32位)或 Windows 7(32位)PC

EVAL-CN0251-SDPZ 电路评估板

模数转换器相关文章:模数转换器工作原理




评论


相关推荐

技术专区

关闭