一种高精度、宽动态范围的APD偏压控制/光功率监测电路设计
3.3 GARD电路
GARD电路主要用来屏蔽VAPD线路不受漏电流的影响,以及滤除偏置控制电路的噪声。GARD电路由VSET端运算放大器通过一个20 k欧姆的电阻进行驱动。该电阻与GARD端外接电容构成RC网络,用于滤除运算放大器反馈网络的热噪声。
GARD电路的噪声和小信号的截止频率定义如下:
其中:f3dB是内部电阻20 k欧姆和外接电容CGRD构成的低通滤波器的截止频率;CGRD是GARD端至地的滤波电容。
CGRD的容值越大(最大约0.01μF),ADL5317在最低输入电流处的噪声抑制性能越好,但是同时会延缓对VSET端电压变换的响应时间。
3.4 VCLH电路
高电压箝制电路(VCLH)是用于限制APD偏置电压不能超过VCLH端电压。其内部通过一只25k欧姆电阻将电位设置在相对于VPHV始终低2.0 V处,并不受温度影响。
在线性模式下,VCLH端与VPHV端连接,可扩展线性工作范围(上限高达VPHV-1.5 V)。在电源跟随模式下,VCLH端则必须置空。
3.5 过流和过温保护电路
FALT是集电极开路逻辑输出端(低电平有效),用于
评论