新闻中心

EEPW首页 > EDA/PCB > 业界动态 > 新思科技携手三星,提升3nm移动、HPC和AI芯片设计PPA

新思科技携手三星,提升3nm移动、HPC和AI芯片设计PPA

作者:时间:2022-11-06来源:美通社收藏

加利福尼亚州山景城2022年11月4日 /美通社/ -- (Synopsys, Inc.,纳斯达克股票代码:SNPS)近日宣布,在双方的长期合作中,晶圆厂(以下简称"")已经通过数字和定制设计工具和流程实现了多次成功的测试流片,从而更好地推动的3纳米全环绕栅极(GAA)技术被采用于对功耗、性能和面积(PPA)要求极高的应用中。此外,还获得了三星的"最先进工艺"认证。与三星SF5E工艺相比,采用三星晶圆厂SF3技术的共同客户将实现功耗降低约50%,性能提高约30%,面积缩小30%左右。

本文引用地址:http://www.eepw.com.cn/article/202211/440068.htm

三星电子晶圆代工事业部设计团队副总裁Sangyun Kim表示:"当前,高要求的便携设备、高性能计算和AI应用需要突破小几何尺寸的功耗和性能水平极限。我们与新思科技在EDA设计流程认证方面的长期合作,为共同的客户提供了显著的功耗、性能和面积(PPA)优势。"


携手合作,持续推进芯片发展

一直以来,新思科技携手三星持续创新,推动智能互联的世界所需要的芯片工艺发展。三星精简了3纳米工艺开发的成本和时间,并根据PPA设计指标有效地评估了其工艺选项。三星持续将新思科技DSO.ai™技术纳入其流程中,利用机器学习能力来大规模地探索芯片设计工作流程中的选择,并加快其流程的开发。

新思科技电子设计自动化(EDA)事业部总经理Shankar Krishnamoorthy表示:"新思科技与三星的战略合作让我们能够保持与他们的每一代工艺技术同步发展。通过提供在先进的三星3纳米技术上认证的业内领先的EDA设计流程,我们的共同客户可以极大限度地提高其先进SoC的设计能力,更快地实现成功的流片。"




评论


相关推荐

技术专区

关闭