新闻中心

EEPW首页 > EDA/PCB > 业界动态 > Cadence台积电微软以云计算缩减IC设计验证时间

Cadence台积电微软以云计算缩减IC设计验证时间

作者:时间:2020-06-17来源:CTIMES收藏

Design Systems, Inc.宣布与三方合作之成果。该合作的重点是利用云端基础架构来缩短半导体设计签核时程。透过此合作,客户将可藉由 Azure上的 CloudBurst平台,采用技术的 Tempus时序签核解决方案及Quantus提取解决方案,获得加速完成时序签核的途径。

本文引用地址:http://www.eepw.com.cn/article/202006/414366.htm

设计建构管理处资深处长Suk Lee表示:「半导体研发人员正以先进的制程技术来实现与满足超过其功率及效能上的要求。但在日益复杂的先进制程签核要求下,使得实现紧迫的产品交期更具挑战性。台积电、Cadence三方合作组成的云端联盟,使我们得以藉由Cadence时序签核解决方案实现云端的可扩展性,来确保我们的一般客户实现其效能目标并加快其创新产品的上市时间。」

微软 Azure芯片、电子和游戏产品主管Mujtaba Hamid提到:「微软 Azure云端平台非常适合芯片设计及签核等高效能运算(HPC)应用。我们期待与Cadence及台积电客户在HPC芯片需求方面进行合作,使此类客户能够交付最高质量的产品并实现其上市时间目标。」

云端的时序签核

Cadence Tempus时序签核解决方案及Quantus萃取解决方案均具有适用于云端的大规模并行架构。藉由独特的分布式签核技术,Tempus时序签核解决方案可在云端上完成生产验证,并于大规模台积电先进制程实现设计定案 (Tapeout)

Cadence资深副总裁暨数字与签核事业群总经理滕晋庆(Chin-Chi Teng)博士表示:「通过与台积电及微软的持续合作,我们使客户得以轻松地将其Tempus时序签核解决方案及Quantus萃取解决方案工作载荷卸除到云端,并充分利用我们可扩展性的解决方案的全部优势。藉由云端来简化的流程,我们为当今新兴市场领域具有复杂设计及创新需求的客户,提供竞争优势。」

Cadence Tempus时序签核解决方案及Quantus萃取解决方案为完整的数字全流程套件的一部份,专为客户提供设计实现及更可预测性的快速途径。CloudBurst平台为Cadence云端产品广泛组合的一部份,同时提供对Cadence工具的快速使用。数字及云端产品组合支持Cadence智能系统设计策略,协助客户能够实现卓越系统单芯片(SoC)设计。



评论


相关推荐

技术专区

关闭