新闻中心

EEPW首页 > 业界动态 > 智原系统单芯片ASIC设计接量连续三年倍数增长

智原系统单芯片ASIC设计接量连续三年倍数增长

作者:时间:2019-09-23来源:semi大半导体产业网收藏

设计服务暨IP研发销售厂商9月18日发布其系统单芯片()设计案数量已连续三年倍增,其中以28纳米与40纳米工艺为主;相较于先进工艺,这两个工艺的进入商业门坎较低,相对应的IP布局完整且低风险,为客户提供更具竞争力的成本优势。

本文引用地址:http://www.eepw.com.cn/article/201909/405094.htm

28纳米与40纳米为目前半导体市场上的主流工艺,无论是IP、光罩与晶圆等技术均趋于稳定成熟,成本大幅低于FinFET工艺。在这二个工艺上,智原自有开发的完整IP解决方案,皆已在芯片上通过系统验证,并针对特定应用提供IP客制化服务,以降低量产风险,提高成本效益。在工艺及IP二大基础上,智原以其设计经验、设计整合流程及现成的开发平台,提供客户高质量、低风险、快速上市的SoC设计服务,接案量倍增。

营运长林世钦表示:「近来我们在28纳米与40纳米的SoC设计案数量显着增加,涵盖了5G、网通、AIoT、SSD、投影机、多功能事务机与条形码扫描仪等广泛应用,已累积多元而完整的SoC设计经验与解决方案以因应市场需求,尤其在28纳米与40纳米工艺;我们有信心能满足各应用领域的市场需求。」 



关键词: ASIC 智原科技 SoC

评论


相关推荐

技术专区

关闭