新闻中心

EEPW首页 > 嵌入式系统 > 业界动态 > X86没戏?欧洲百亿亿次超算或由Arm与RISC-V扛大旗

X86没戏?欧洲百亿亿次超算或由Arm与RISC-V扛大旗

作者:时间:2018-07-26来源:集微网收藏
编者按:今年,欧洲不断为推进自研超计算机微处理器加码。

  近年来,欧洲不断在超算方面进行布局。欧盟委员会希望在2022年至2023年部署一套计算能力达每秒百亿亿次的超级计算机和相应数据基础设施,并计划到2026~2027年使其计算能力超越上述级别。

本文引用地址:http://www.eepw.com.cn/article/201807/389557.htm

  今年3月,欧委会宣布推出欧洲处理器计划(EPI),以协同设计和开发一款低功耗微处理器,并将其推向市场。该计划汇集了欧洲10个国家的23家合作伙伴,以及各界专家。他们将通过协同设计方案,设计和开发第一批欧洲HPC片上系统和加速器,所有的组件都将在一台原型系统上实现和验证,该原型将为开发欧洲全自主的百亿亿次计算机奠定基础。EPI是欧洲高性能计算联合事业(EuHPC-JU)的组成部分之一,专门负责处理器项目。

  今年6月,欧盟委员会提议,设立欧盟首个“数字欧洲”项目并向其拨款92亿欧元。其中,27亿欧元将用于超级计算机及数据处理领域。

  1个月前,巴塞罗那超级计算中心Mateo Valero教授在演讲中透露了一些关于高性能计算(HPC)片上系统及加速器的计划。

  对两种芯片的“设想”分别为:

  基于架构的HPC片上系统(通用CPU),第一代将在2021~2022年导入百亿亿次计算机的前代产品,第二代将正式导入百亿亿次计算机系统;

  基于架构的加速器芯片,也将经历两代产品。

  据悉,第三代片上系统将在2024~2025年准备就绪,集成通用CPU内核和加速内核,将应用于汽车领域。不过,Mateo Valero对该处理器的描述非常简洁,这从侧面说明,该方案或许只是一个初步设想,详细的规划并未成形。

  EPI处理器负责人曾表示,架构是HPC处理器备选方案之一,目前正处于谈判阶段,预计在8月公布详细的产品规划。

  有一点要说明,西班牙巴塞罗那超级计算中心“Mont-Blanc Project”项目就是使用 Cortex-A15架构打造,这也是Arm第一次尝试高性能计算(HPC)。


  Mont-Blanc超级计算机

  EPI项目主管Philippe Notton表示,Mont-Blanc 2020项目中的IP将在EPI项目中被复用,目的是将其产品化。除了来自Mont-Blanc 2020项目的IP,EPI项目也将使用外部IP以及自研加速器等产品。因此,EPI计划采用Arm架构的可能性很大。

  一位EPI项目人员表示,尽管欧洲向往自研SoC,但追求完全的“欧洲化”并不现实,因为缺少本土技术,如CPU和内存。这也是为什么我们要基于开发加速器的原因。已经有一些现成的指令和工具,我们无需从零开始,但不幸的是,它还没有达到HPC的生产水平,这仍需要一段时间。

  据悉,欧洲将为百亿亿次计算机系统自研内存控制器、片上网络(NOC)、电源管理以及连接技术,但存储器将使用现成的HBM3存储器。EPI项目的研发内容仅包括处理器、SDK/编译器等软件。



关键词: X86 Arm RISC-V

评论


相关推荐

技术专区

关闭