新闻中心

EEPW首页 > 模拟技术 > 设计应用 > 怎样才能设计一个好的射频电路,这些地方值得你注意

怎样才能设计一个好的射频电路,这些地方值得你注意

作者:时间:2017-12-07来源:网络收藏

  接下来我们做了表层铺地后的同样的仿真(800MHz-1GHz),导入的文件如下图。

本文引用地址:http://www.eepw.com.cn/article/201712/372674.htm

    

  图3a:0.1016 mm的射频线(表层铺地)

    

  图3b:0.35 mm的射频线(表层铺地)

  图3:表层铺过地后的

  仿真结果如下图:

    

  图4a:表层铺地后的S21 (0.1016mm)

    

  图4b:表层铺地后的S21 (0.35mm)

  图4:表层铺过地后的S21

  由图中看到,仿真的数据显示,该传输线的线损已经是1-2 dB的数量级了,当然0.35 mm的损耗要明显小于0.1016 mm的。另外一个明显的现象是相对于未铺地的仿真结果,随着频率由800MHz到1GHz的增加,损耗趋大。

  我们可以从仿真的结果中得到这样一个结果:

  1.射频走线最好按50欧姆走,可以减小线损;

  2.表层的铺地事实上是将一部分RF信号能量耦合到了地上,造成了一定的损耗。因此表层的铺地应该有所讲究。尽量远离RF线。工程经验是大于1.5倍的线宽。

  【5】设计checklist

    

 

    

 

 

    



关键词: 射频电路 PCB

评论


相关推荐

技术专区

关闭